<html>
<head>
<meta http-equiv="Content-Type" content="text/html; charset=iso-8859-1">
<style type="text/css" style="display:none;"><!-- P {margin-top:0;margin-bottom:0;} --></style>
</head>
<body dir="ltr">
<div id="divtagdefaultwrapper" style="font-size:12pt;color:#000000;background-color:#FFFFFF;font-family:Calibri,Arial,Helvetica,sans-serif;">
<p>Just trying to make it easier to read.  </p>
<p><br>
</p>
<p>WREG32_FIELD(foo, FIELD, 1);</p>
<p><br>
</p>
<p>Is easier to read than</p>
<p><br>
</p>
<p>WREG32_P(foo, FOO__FIELD_MASK, ~FOO__FIELD_MASK);</p>
<p><br>
</p>
<p>(also I already pushed them after getting a RB by Christian this morning so we might need to hold a different discussion).</p>
<p><br>
</p>
<p>I agree it's not really a functional change but making things a bit more uniform and easier to read helps maintenance.  And I did find a bug in the process :-)</p>
<p><br>
</p>
<p>Tom</p>
<br>
<br>
<div style="color: rgb(0, 0, 0);">
<div>
<hr tabindex="-1" style="display:inline-block; width:98%">
<div id="x_divRplyFwdMsg" dir="ltr"><font face="Calibri, sans-serif" color="#000000" style="font-size:11pt"><b>From:</b> Deucher, Alexander<br>
<b>Sent:</b> Thursday, August 11, 2016 11:46<br>
<b>To:</b> 'Tom St Denis'; amd-gfx@lists.freedesktop.org<br>
<b>Cc:</b> StDenis, Tom<br>
<b>Subject:</b> RE: [PATCH 3/4] drm/amd/amdgpu: VCE v2 register cleanup</font>
<div> </div>
</div>
</div>
<font size="2"><span style="font-size:10pt;">
<div class="PlainText">> -----Original Message-----<br>
> From: amd-gfx [<a href="mailto:amd-gfx-bounces@lists.freedesktop.org">mailto:amd-gfx-bounces@lists.freedesktop.org</a>] On Behalf<br>
> Of Tom St Denis<br>
> Sent: Thursday, August 11, 2016 10:33 AM<br>
> To: amd-gfx@lists.freedesktop.org<br>
> Cc: StDenis, Tom<br>
> Subject: [PATCH 3/4] drm/amd/amdgpu: VCE v2 register cleanup<br>
> <br>
> Signed-off-by: Tom St Denis <tom.stdenis@amd.com><br>
<br>
A couple pieces of this patch could be split out as separate cleanups (see below).  However, I'm not sure how much value there is in switching WREG32_P for WREG_FIELD other than code churn.  They basically do the same thing. 
<br>
<br>
Alex<br>
<br>
> ---<br>
>  drivers/gpu/drm/amd/amdgpu/vce_v2_0.c | 39 +++++++++++++-------------<br>
> ---------<br>
>  1 file changed, 14 insertions(+), 25 deletions(-)<br>
> <br>
> diff --git a/drivers/gpu/drm/amd/amdgpu/vce_v2_0.c<br>
> b/drivers/gpu/drm/amd/amdgpu/vce_v2_0.c<br>
> index 80a37a602181..21ba219e943b 100644<br>
> --- a/drivers/gpu/drm/amd/amdgpu/vce_v2_0.c<br>
> +++ b/drivers/gpu/drm/amd/amdgpu/vce_v2_0.c<br>
> @@ -127,15 +127,10 @@ static int vce_v2_0_start(struct amdgpu_device<br>
> *adev)<br>
>        WREG32(mmVCE_RB_BASE_HI2, upper_32_bits(ring->gpu_addr));<br>
>        WREG32(mmVCE_RB_SIZE2, ring->ring_size / 4);<br>
> <br>
> -     WREG32_P(mmVCE_VCPU_CNTL,<br>
> VCE_VCPU_CNTL__CLK_EN_MASK, ~VCE_VCPU_CNTL__CLK_EN_MASK);<br>
> -<br>
> -     WREG32_P(mmVCE_SOFT_RESET,<br>
> -              VCE_SOFT_RESET__ECPU_SOFT_RESET_MASK,<br>
> -              ~VCE_SOFT_RESET__ECPU_SOFT_RESET_MASK);<br>
> -<br>
> +     WREG32_FIELD(VCE_VCPU_CNTL, CLK_EN, 1);<br>
> +     WREG32_FIELD(VCE_SOFT_RESET, ECPU_SOFT_RESET, 1);<br>
>        mdelay(100);<br>
> -<br>
> -     WREG32_P(mmVCE_SOFT_RESET, 0,<br>
> ~VCE_SOFT_RESET__ECPU_SOFT_RESET_MASK);<br>
> +     WREG32_FIELD(VCE_SOFT_RESET, ECPU_SOFT_RESET, 0);<br>
> <br>
>        for (i = 0; i < 10; ++i) {<br>
>                uint32_t status;<br>
> @@ -150,10 +145,9 @@ static int vce_v2_0_start(struct amdgpu_device<br>
> *adev)<br>
>                        break;<br>
> <br>
>                DRM_ERROR("VCE not responding, trying to reset the<br>
> ECPU!!!\n");<br>
> -             WREG32_P(mmVCE_SOFT_RESET,<br>
> VCE_SOFT_RESET__ECPU_SOFT_RESET_MASK,<br>
> -<br>
>        ~VCE_SOFT_RESET__ECPU_SOFT_RESET_MASK);<br>
> +             WREG32_FIELD(VCE_SOFT_RESET, ECPU_SOFT_RESET, 1);<br>
>                mdelay(10);<br>
> -             WREG32_P(mmVCE_SOFT_RESET, 0,<br>
> ~VCE_SOFT_RESET__ECPU_SOFT_RESET_MASK);<br>
> +             WREG32_FIELD(VCE_SOFT_RESET, ECPU_SOFT_RESET, 0);<br>
>                mdelay(10);<br>
>                r = -1;<br>
>        }<br>
> @@ -345,13 +339,13 @@ static void vce_v2_0_set_dyn_cg(struct<br>
> amdgpu_device *adev, bool gated)<br>
>                        DRM_INFO("VCE is busy, Can't set clock gateing");<br>
>                        return;<br>
>                }<br>
> -             WREG32_P(mmVCE_VCPU_CNTL, 0,<br>
> ~VCE_VCPU_CNTL__CLK_EN_MASK);<br>
> -             WREG32_P(mmVCE_SOFT_RESET,<br>
> VCE_SOFT_RESET__ECPU_SOFT_RESET_MASK,<br>
> ~VCE_SOFT_RESET__ECPU_SOFT_RESET_MASK);<br>
> +             WREG32_FIELD(VCE_VCPU_CNTL, CLK_EN, 0);<br>
> +             WREG32_FIELD(VCE_SOFT_RESET, ECPU_SOFT_RESET, 1);<br>
>                mdelay(100);<br>
>                WREG32(mmVCE_STATUS, 0);<br>
>        } else {<br>
> -             WREG32_P(mmVCE_VCPU_CNTL,<br>
> VCE_VCPU_CNTL__CLK_EN_MASK, ~VCE_VCPU_CNTL__CLK_EN_MASK);<br>
> -             WREG32_P(mmVCE_SOFT_RESET,<br>
> VCE_SOFT_RESET__ECPU_SOFT_RESET_MASK,<br>
> ~VCE_SOFT_RESET__ECPU_SOFT_RESET_MASK);<br>
> +             WREG32_FIELD(VCE_VCPU_CNTL, CLK_EN, 1);<br>
> +             WREG32_FIELD(VCE_SOFT_RESET, ECPU_SOFT_RESET, 1);<br>
>                mdelay(100);<br>
>        }<br>
> <br>
> @@ -458,9 +452,7 @@ static void vce_v2_0_mc_resume(struct<br>
> amdgpu_device *adev)<br>
>        WREG32(mmVCE_VCPU_CACHE_SIZE2, size);<br>
> <br>
>        WREG32_P(mmVCE_LMI_CTRL2, 0x0, ~0x100);<br>
> -<br>
> -     WREG32_P(mmVCE_SYS_INT_EN,<br>
> VCE_SYS_INT_EN__VCE_SYS_INT_TRAP_INTERRUPT_EN_MASK,<br>
> -<br>
> ~VCE_SYS_INT_EN__VCE_SYS_INT_TRAP_INTERRUPT_EN_MASK);<br>
> +     WREG32_FIELD(VCE_SYS_INT_EN,<br>
> VCE_SYS_INT_TRAP_INTERRUPT_EN, 1);<br>
> <br>
>        vce_v2_0_init_cg(adev);<br>
>  }<br>
> @@ -474,11 +466,11 @@ static bool vce_v2_0_is_idle(void *handle)<br>
> <br>
>  static int vce_v2_0_wait_for_idle(void *handle)<br>
>  {<br>
> -     unsigned i;<br>
>        struct amdgpu_device *adev = (struct amdgpu_device *)handle;<br>
> +     unsigned i;<br>
> <br>
>        for (i = 0; i < adev->usec_timeout; i++) {<br>
> -             if (!(RREG32(mmSRBM_STATUS2) &<br>
> SRBM_STATUS2__VCE_BUSY_MASK))<br>
> +             if (vce_v2_0_is_idle(handle))<br>
>                        return 0;<br>
<br>
This could be split out as a separate patch.<br>
<br>
>        }<br>
>        return -ETIMEDOUT;<br>
> @@ -488,8 +480,7 @@ static int vce_v2_0_soft_reset(void *handle)<br>
>  {<br>
>        struct amdgpu_device *adev = (struct amdgpu_device *)handle;<br>
> <br>
> -     WREG32_P(mmSRBM_SOFT_RESET,<br>
> SRBM_SOFT_RESET__SOFT_RESET_VCE_MASK,<br>
> -                     ~SRBM_SOFT_RESET__SOFT_RESET_VCE_MASK);<br>
> +     WREG32_FIELD(SRBM_SOFT_RESET, SOFT_RESET_VCE, 1);<br>
>        mdelay(5);<br>
> <br>
>        return vce_v2_0_start(adev);<br>
> @@ -516,10 +507,8 @@ static int vce_v2_0_process_interrupt(struct<br>
> amdgpu_device *adev,<br>
>        DRM_DEBUG("IH: VCE\n");<br>
>        switch (entry->src_data) {<br>
>        case 0:<br>
> -             amdgpu_fence_process(&adev->vce.ring[0]);<br>
> -             break;<br>
>        case 1:<br>
> -             amdgpu_fence_process(&adev->vce.ring[1]);<br>
> +             amdgpu_fence_process(&adev->vce.ring[entry->src_data]);<br>
>                break;<br>
>        default:<br>
>                DRM_ERROR("Unhandled interrupt: %d %d\n",<br>
<br>
This too.<br>
<br>
> --<br>
> 2.9.2<br>
> <br>
> _______________________________________________<br>
> amd-gfx mailing list<br>
> amd-gfx@lists.freedesktop.org<br>
> <a href="https://lists.freedesktop.org/mailman/listinfo/amd-gfx">https://lists.freedesktop.org/mailman/listinfo/amd-gfx</a><br>
</div>
</span></font></div>
</div>
</body>
</html>