<html>
<head>
<meta http-equiv="Content-Type" content="text/html; charset=us-ascii">
<style type="text/css" style="display:none;"> P {margin-top:0;margin-bottom:0;} </style>
</head>
<body dir="ltr">
<div style="font-family: Calibri, Arial, Helvetica, sans-serif; font-size: 12pt; color: rgb(0, 0, 0);">
I see. I will drop this. How about the other two patches?</div>
<div style="font-family: Calibri, Arial, Helvetica, sans-serif; font-size: 12pt; color: rgb(0, 0, 0);">
<br>
</div>
<div style="font-family: Calibri, Arial, Helvetica, sans-serif; font-size: 12pt; color: rgb(0, 0, 0);">
Regards,</div>
<div style="font-family: Calibri, Arial, Helvetica, sans-serif; font-size: 12pt; color: rgb(0, 0, 0);">
Yong</div>
<div id="appendonsend"></div>
<hr style="display:inline-block;width:98%" tabindex="-1">
<div id="divRplyFwdMsg" dir="ltr"><font face="Calibri, sans-serif" style="font-size:11pt" color="#000000"><b>From:</b> Christian König <ckoenig.leichtzumerken@gmail.com><br>
<b>Sent:</b> Wednesday, February 6, 2019 1:20 PM<br>
<b>To:</b> Alex Deucher; Zhao, Yong<br>
<b>Cc:</b> Kuehling, Felix; amd-gfx@lists.freedesktop.org<br>
<b>Subject:</b> Re: [PATCH 2/3] drm/amdgpu: Fix a typo in vega10_ih_set_rptr()</font>
<div> </div>
</div>
<div class="BodyFragment"><font size="2"><span style="font-size:11pt;">
<div class="PlainText">Am 06.02.19 um 19:17 schrieb Alex Deucher:<br>
> On Wed, Feb 6, 2019 at 12:01 PM Zhao, Yong <Yong.Zhao@amd.com> wrote:<br>
>> Not too sure about this, but it looks strange in the code when all other similar code uses 64-bit.<br>
> It's worth double checking, but Felix is right.  A number of IPs still<br>
> used 32 bit doorbells on vega10.  E.g., multi-media for example.<br>
<br>
I agree, the IH is certainly a 32bit doorbell on Vega10.<br>
<br>
Christian.<br>
<br>
><br>
> Alex<br>
><br>
>> "Maybe it makes more sense to think of 64-bit doorbells as using 2 doorbell indexes". You mean the alternative is to multiply all the current 64 doorbell index constants with 2, right? That might be easier and cleaner, and we need to make sure that the *2
 and << 1 conversions from 64-bit index to dword index are all removed.<br>
>><br>
>> Regards,<br>
>> Yong<br>
>> ________________________________<br>
>> From: Kuehling, Felix<br>
>> Sent: Wednesday, February 6, 2019 11:26 AM<br>
>> To: Zhao, Yong; amd-gfx@lists.freedesktop.org<br>
>> Subject: Re: [PATCH 2/3] drm/amdgpu: Fix a typo in vega10_ih_set_rptr()<br>
>><br>
>> Are you sure about this? Typically 64-bit doorbells don't wrap around. But this one does. If the IH doorbell wraps around, there is no reason why it needs to be 64-bit, so I suspect it may still be a 32-bit doorbell.<br>
>><br>
>> AFAIK, not all doorbells on Vega10 are 64-bit. It depends on the IP block. Therefore, maybe some of your other renaming changes should be reconsidered if they assume that all doorbells are 64-bit. Maybe it makes more sense to think of 64-bit doorbells as
 using 2 doorbell indexes.<br>
>><br>
>> Regards,<br>
>>    Felix<br>
>><br>
>> ________________________________________<br>
>> From: amd-gfx <amd-gfx-bounces@lists.freedesktop.org> on behalf of Zhao, Yong <Yong.Zhao@amd.com><br>
>> Sent: Wednesday, February 6, 2019 10:49 AM<br>
>> To: amd-gfx@lists.freedesktop.org<br>
>> Cc: Zhao, Yong<br>
>> Subject: [PATCH 2/3] drm/amdgpu: Fix a typo in vega10_ih_set_rptr()<br>
>><br>
>> Clearly, it should be a 64-bit doorbell operation.<br>
>><br>
>> Change-Id: I644a2ebcb18c2ede24ee15692a6189efad10a35c<br>
>> Signed-off-by: Yong Zhao <Yong.Zhao@amd.com><br>
>> ---<br>
>>   drivers/gpu/drm/amd/amdgpu/vega10_ih.c | 2 +-<br>
>>   1 file changed, 1 insertion(+), 1 deletion(-)<br>
>><br>
>> diff --git a/drivers/gpu/drm/amd/amdgpu/vega10_ih.c b/drivers/gpu/drm/amd/amdgpu/vega10_ih.c<br>
>> index 796004896661..36f0e3cada30 100644<br>
>> --- a/drivers/gpu/drm/amd/amdgpu/vega10_ih.c<br>
>> +++ b/drivers/gpu/drm/amd/amdgpu/vega10_ih.c<br>
>> @@ -377,7 +377,7 @@ static void vega10_ih_set_rptr(struct amdgpu_device *adev,<br>
>>          if (ih->use_doorbell) {<br>
>>                  /* XXX check if swapping is necessary on BE */<br>
>>                  *ih->rptr_cpu = ih->rptr;<br>
>> -               WDOORBELL32(ih->doorbell_idx_in_dw, ih->rptr);<br>
>> +               WDOORBELL64(ih->doorbell_idx_in_dw, ih->rptr);<br>
>>          } else if (ih == &adev->irq.ih) {<br>
>>                  WREG32_SOC15(OSSSYS, 0, mmIH_RB_RPTR, ih->rptr);<br>
>>          } else if (ih == &adev->irq.ih1) {<br>
>> --<br>
>> 2.17.1<br>
>><br>
>> _______________________________________________<br>
>> amd-gfx mailing list<br>
>> amd-gfx@lists.freedesktop.org<br>
>> <a href="https://lists.freedesktop.org/mailman/listinfo/amd-gfx">https://lists.freedesktop.org/mailman/listinfo/amd-gfx</a><br>
>> _______________________________________________<br>
>> amd-gfx mailing list<br>
>> amd-gfx@lists.freedesktop.org<br>
>> <a href="https://lists.freedesktop.org/mailman/listinfo/amd-gfx">https://lists.freedesktop.org/mailman/listinfo/amd-gfx</a><br>
> _______________________________________________<br>
> amd-gfx mailing list<br>
> amd-gfx@lists.freedesktop.org<br>
> <a href="https://lists.freedesktop.org/mailman/listinfo/amd-gfx">https://lists.freedesktop.org/mailman/listinfo/amd-gfx</a><br>
<br>
</div>
</span></font></div>
</body>
</html>