<html xmlns:v="urn:schemas-microsoft-com:vml" xmlns:o="urn:schemas-microsoft-com:office:office" xmlns:w="urn:schemas-microsoft-com:office:word" xmlns:m="http://schemas.microsoft.com/office/2004/12/omml" xmlns="http://www.w3.org/TR/REC-html40">
<head>
<meta http-equiv="Content-Type" content="text/html; charset=us-ascii">
<meta name="Generator" content="Microsoft Word 15 (filtered medium)">
<style><!--
/* Font Definitions */
@font-face
        {font-family:"Cambria Math";
        panose-1:2 4 5 3 5 4 6 3 2 4;}
@font-face
        {font-family:Calibri;
        panose-1:2 15 5 2 2 2 4 3 2 4;}
/* Style Definitions */
p.MsoNormal, li.MsoNormal, div.MsoNormal
        {margin:0in;
        font-size:11.0pt;
        font-family:"Calibri",sans-serif;}
span.EmailStyle17
        {mso-style-type:personal-compose;
        font-family:"Calibri",sans-serif;
        color:windowtext;}
.MsoChpDefault
        {mso-style-type:export-only;
        font-family:"Calibri",sans-serif;}
@page WordSection1
        {size:8.5in 11.0in;
        margin:1.0in 1.0in 1.0in 1.0in;}
div.WordSection1
        {page:WordSection1;}
--></style><!--[if gte mso 9]><xml>
<o:shapedefaults v:ext="edit" spidmax="1026" />
</xml><![endif]--><!--[if gte mso 9]><xml>
<o:shapelayout v:ext="edit">
<o:idmap v:ext="edit" data="1" />
</o:shapelayout></xml><![endif]-->
</head>
<body lang="EN-US" link="#0563C1" vlink="#954F72" style="word-wrap:break-word">
<p class="msipheaderc10f11a2" align="Left" style="margin:0"><span style="font-size:10.0pt;font-family:Arial;color:#008000">[Public]</span></p>
<br>
<div class="WordSection1">
<p class="MsoNormal">Avoid reading BIF STRAP each time for BACO capability. Read the STRAP<o:p></o:p></p>
<p class="MsoNormal">value while checking BACO capability in PPTable.<o:p></o:p></p>
<p class="MsoNormal"><o:p> </o:p></p>
<p class="MsoNormal">Signed-off-by: Lijo Lazar <lijo.lazar@amd.com><o:p></o:p></p>
<p class="MsoNormal">---<o:p></o:p></p>
<p class="MsoNormal">.../gpu/drm/amd/pm/swsmu/smu11/arcturus_ppt.c | 25 ++++++++++++-----<o:p></o:p></p>
<p class="MsoNormal">.../gpu/drm/amd/pm/swsmu/smu11/navi10_ppt.c   | 27 ++++++++++++++-----<o:p></o:p></p>
<p class="MsoNormal">.../amd/pm/swsmu/smu11/sienna_cichlid_ppt.c   | 27 ++++++++++++++-----<o:p></o:p></p>
<p class="MsoNormal">3 files changed, 59 insertions(+), 20 deletions(-)<o:p></o:p></p>
<p class="MsoNormal"><o:p> </o:p></p>
<p class="MsoNormal">diff --git a/drivers/gpu/drm/amd/pm/swsmu/smu11/arcturus_ppt.c b/drivers/gpu/drm/amd/pm/swsmu/smu11/arcturus_ppt.c<o:p></o:p></p>
<p class="MsoNormal">index 1735a96dd307..5c248accc4a6 100644<o:p></o:p></p>
<p class="MsoNormal">--- a/drivers/gpu/drm/amd/pm/swsmu/smu11/arcturus_ppt.c<o:p></o:p></p>
<p class="MsoNormal">+++ b/drivers/gpu/drm/amd/pm/swsmu/smu11/arcturus_ppt.c<o:p></o:p></p>
<p class="MsoNormal">@@ -380,16 +380,31 @@ static int arcturus_set_default_dpm_table(struct smu_context *smu)<o:p></o:p></p>
<p class="MsoNormal">               return 0;<o:p></o:p></p>
<p class="MsoNormal">}<o:p></o:p></p>
<p class="MsoNormal"><o:p></o:p></p>
<p class="MsoNormal">-static int arcturus_check_powerplay_table(struct smu_context *smu)<o:p></o:p></p>
<p class="MsoNormal">+static void arcturus_check_bxco_support(struct smu_context *smu)<o:p></o:p></p>
<p class="MsoNormal">{<o:p></o:p></p>
<p class="MsoNormal">               struct smu_table_context *table_context = &smu->smu_table;<o:p></o:p></p>
<p class="MsoNormal">               struct smu_11_0_powerplay_table *powerplay_table =<o:p></o:p></p>
<p class="MsoNormal">                               table_context->power_play_table;<o:p></o:p></p>
<p class="MsoNormal">               struct smu_baco_context *smu_baco = &smu->smu_baco;<o:p></o:p></p>
<p class="MsoNormal">+             struct amdgpu_device *adev = smu->adev;<o:p></o:p></p>
<p class="MsoNormal">+             uint32_t val;<o:p></o:p></p>
<p class="MsoNormal"><o:p></o:p></p>
<p class="MsoNormal">                if (powerplay_table->platform_caps & SMU_11_0_PP_PLATFORM_CAP_BACO ||<o:p></o:p></p>
<p class="MsoNormal">-                  powerplay_table->platform_caps & SMU_11_0_PP_PLATFORM_CAP_MACO)<o:p></o:p></p>
<p class="MsoNormal">-                              smu_baco->platform_support = true;<o:p></o:p></p>
<p class="MsoNormal">+                 powerplay_table->platform_caps & SMU_11_0_PP_PLATFORM_CAP_MACO) {<o:p></o:p></p>
<p class="MsoNormal">+                             val = RREG32_SOC15(NBIO, 0, mmRCC_BIF_STRAP0);<o:p></o:p></p>
<p class="MsoNormal">+                             smu_baco->platform_support =<o:p></o:p></p>
<p class="MsoNormal">+                                             (val & RCC_BIF_STRAP0__STRAP_PX_CAPABLE_MASK) ? true :<o:p></o:p></p>
<p class="MsoNormal">+                                                                                                                                             false;<o:p></o:p></p>
<p class="MsoNormal">+             }<o:p></o:p></p>
<p class="MsoNormal">+}<o:p></o:p></p>
<p class="MsoNormal">+<o:p></o:p></p>
<p class="MsoNormal">+static int arcturus_check_powerplay_table(struct smu_context *smu)<o:p></o:p></p>
<p class="MsoNormal">+{<o:p></o:p></p>
<p class="MsoNormal">+             struct smu_table_context *table_context = &smu->smu_table;<o:p></o:p></p>
<p class="MsoNormal">+             struct smu_11_0_powerplay_table *powerplay_table =<o:p></o:p></p>
<p class="MsoNormal">+                             table_context->power_play_table;<o:p></o:p></p>
<p class="MsoNormal">+<o:p></o:p></p>
<p class="MsoNormal">+             arcturus_check_bxco_support(smu);<o:p></o:p></p>
<p class="MsoNormal"><o:p></o:p></p>
<p class="MsoNormal">                table_context->thermal_controller_type =<o:p></o:p></p>
<p class="MsoNormal">                               powerplay_table->thermal_controller_type;<o:p></o:p></p>
<p class="MsoNormal">@@ -2150,13 +2165,11 @@ static void arcturus_get_unique_id(struct smu_context *smu)<o:p></o:p></p>
<p class="MsoNormal">static bool arcturus_is_baco_supported(struct smu_context *smu)<o:p></o:p></p>
<p class="MsoNormal">{<o:p></o:p></p>
<p class="MsoNormal">               struct amdgpu_device *adev = smu->adev;<o:p></o:p></p>
<p class="MsoNormal">-              uint32_t val;<o:p></o:p></p>
<p class="MsoNormal"><o:p></o:p></p>
<p class="MsoNormal">                if (!smu_v11_0_baco_is_support(smu) || amdgpu_sriov_vf(adev))<o:p></o:p></p>
<p class="MsoNormal">                               return false;<o:p></o:p></p>
<p class="MsoNormal"><o:p></o:p></p>
<p class="MsoNormal">-              val = RREG32_SOC15(NBIO, 0, mmRCC_BIF_STRAP0);<o:p></o:p></p>
<p class="MsoNormal">-              return (val & RCC_BIF_STRAP0__STRAP_PX_CAPABLE_MASK) ? true : false;<o:p></o:p></p>
<p class="MsoNormal">+             return true;<o:p></o:p></p>
<p class="MsoNormal">}<o:p></o:p></p>
<p class="MsoNormal"><o:p></o:p></p>
<p class="MsoNormal"> static int arcturus_set_df_cstate(struct smu_context *smu,<o:p></o:p></p>
<p class="MsoNormal">diff --git a/drivers/gpu/drm/amd/pm/swsmu/smu11/navi10_ppt.c b/drivers/gpu/drm/amd/pm/swsmu/smu11/navi10_ppt.c<o:p></o:p></p>
<p class="MsoNormal">index 78fe13183e8b..31e9cc3f3ea0 100644<o:p></o:p></p>
<p class="MsoNormal">--- a/drivers/gpu/drm/amd/pm/swsmu/smu11/navi10_ppt.c<o:p></o:p></p>
<p class="MsoNormal">+++ b/drivers/gpu/drm/amd/pm/swsmu/smu11/navi10_ppt.c<o:p></o:p></p>
<p class="MsoNormal">@@ -340,19 +340,34 @@ navi10_get_allowed_feature_mask(struct smu_context *smu,<o:p></o:p></p>
<p class="MsoNormal">               return 0;<o:p></o:p></p>
<p class="MsoNormal">}<o:p></o:p></p>
<p class="MsoNormal"><o:p></o:p></p>
<p class="MsoNormal">-static int navi10_check_powerplay_table(struct smu_context *smu)<o:p></o:p></p>
<p class="MsoNormal">+static void navi10_check_bxco_support(struct smu_context *smu)<o:p></o:p></p>
<p class="MsoNormal">{<o:p></o:p></p>
<p class="MsoNormal">               struct smu_table_context *table_context = &smu->smu_table;<o:p></o:p></p>
<p class="MsoNormal">               struct smu_11_0_powerplay_table *powerplay_table =<o:p></o:p></p>
<p class="MsoNormal">                               table_context->power_play_table;<o:p></o:p></p>
<p class="MsoNormal">               struct smu_baco_context *smu_baco = &smu->smu_baco;<o:p></o:p></p>
<p class="MsoNormal">+             struct amdgpu_device *adev = smu->adev;<o:p></o:p></p>
<p class="MsoNormal">+             uint32_t val;<o:p></o:p></p>
<p class="MsoNormal">+<o:p></o:p></p>
<p class="MsoNormal">+             if (powerplay_table->platform_caps & SMU_11_0_PP_PLATFORM_CAP_BACO ||<o:p></o:p></p>
<p class="MsoNormal">+                 powerplay_table->platform_caps & SMU_11_0_PP_PLATFORM_CAP_MACO) {<o:p></o:p></p>
<p class="MsoNormal">+                             val = RREG32_SOC15(NBIO, 0, mmRCC_BIF_STRAP0);<o:p></o:p></p>
<p class="MsoNormal">+                             smu_baco->platform_support =<o:p></o:p></p>
<p class="MsoNormal">+                                             (val & RCC_BIF_STRAP0__STRAP_PX_CAPABLE_MASK) ? true :<o:p></o:p></p>
<p class="MsoNormal">+                                                                                                                                             false;<o:p></o:p></p>
<p class="MsoNormal">+             }<o:p></o:p></p>
<p class="MsoNormal">+}<o:p></o:p></p>
<p class="MsoNormal">+<o:p></o:p></p>
<p class="MsoNormal">+static int navi10_check_powerplay_table(struct smu_context *smu)<o:p></o:p></p>
<p class="MsoNormal">+{<o:p></o:p></p>
<p class="MsoNormal">+             struct smu_table_context *table_context = &smu->smu_table;<o:p></o:p></p>
<p class="MsoNormal">+             struct smu_11_0_powerplay_table *powerplay_table =<o:p></o:p></p>
<p class="MsoNormal">+                             table_context->power_play_table;<o:p></o:p></p>
<p class="MsoNormal"><o:p></o:p></p>
<p class="MsoNormal">                if (powerplay_table->platform_caps & SMU_11_0_PP_PLATFORM_CAP_HARDWAREDC)<o:p></o:p></p>
<p class="MsoNormal">                               smu->dc_controlled_by_gpio = true;<o:p></o:p></p>
<p class="MsoNormal"><o:p></o:p></p>
<p class="MsoNormal">-              if (powerplay_table->platform_caps & SMU_11_0_PP_PLATFORM_CAP_BACO ||<o:p></o:p></p>
<p class="MsoNormal">-                  powerplay_table->platform_caps & SMU_11_0_PP_PLATFORM_CAP_MACO)<o:p></o:p></p>
<p class="MsoNormal">-                              smu_baco->platform_support = true;<o:p></o:p></p>
<p class="MsoNormal">+             navi10_check_bxco_support(smu);<o:p></o:p></p>
<p class="MsoNormal"><o:p></o:p></p>
<p class="MsoNormal">                table_context->thermal_controller_type =<o:p></o:p></p>
<p class="MsoNormal">                               powerplay_table->thermal_controller_type;<o:p></o:p></p>
<p class="MsoNormal">@@ -2245,13 +2260,11 @@ static int navi10_overdrive_get_gfx_clk_base_voltage(struct smu_context *smu,<o:p></o:p></p>
<p class="MsoNormal">static bool navi10_is_baco_supported(struct smu_context *smu)<o:p></o:p></p>
<p class="MsoNormal">{<o:p></o:p></p>
<p class="MsoNormal">               struct amdgpu_device *adev = smu->adev;<o:p></o:p></p>
<p class="MsoNormal">-              uint32_t val;<o:p></o:p></p>
<p class="MsoNormal"><o:p></o:p></p>
<p class="MsoNormal">                if (amdgpu_sriov_vf(adev) || (!smu_v11_0_baco_is_support(smu)))<o:p></o:p></p>
<p class="MsoNormal">                               return false;<o:p></o:p></p>
<p class="MsoNormal"><o:p></o:p></p>
<p class="MsoNormal">-              val = RREG32_SOC15(NBIO, 0, mmRCC_BIF_STRAP0);<o:p></o:p></p>
<p class="MsoNormal">-              return (val & RCC_BIF_STRAP0__STRAP_PX_CAPABLE_MASK) ? true : false;<o:p></o:p></p>
<p class="MsoNormal">+             return true;<o:p></o:p></p>
<p class="MsoNormal">}<o:p></o:p></p>
<p class="MsoNormal"><o:p></o:p></p>
<p class="MsoNormal"> static int navi10_set_default_od_settings(struct smu_context *smu)<o:p></o:p></p>
<p class="MsoNormal">diff --git a/drivers/gpu/drm/amd/pm/swsmu/smu11/sienna_cichlid_ppt.c b/drivers/gpu/drm/amd/pm/swsmu/smu11/sienna_cichlid_ppt.c<o:p></o:p></p>
<p class="MsoNormal">index 75acdb80c499..6614dbb723be 100644<o:p></o:p></p>
<p class="MsoNormal">--- a/drivers/gpu/drm/amd/pm/swsmu/smu11/sienna_cichlid_ppt.c<o:p></o:p></p>
<p class="MsoNormal">+++ b/drivers/gpu/drm/amd/pm/swsmu/smu11/sienna_cichlid_ppt.c<o:p></o:p></p>
<p class="MsoNormal">@@ -323,19 +323,34 @@ sienna_cichlid_get_allowed_feature_mask(struct smu_context *smu,<o:p></o:p></p>
<p class="MsoNormal">               return 0;<o:p></o:p></p>
<p class="MsoNormal">}<o:p></o:p></p>
<p class="MsoNormal"><o:p></o:p></p>
<p class="MsoNormal">-static int sienna_cichlid_check_powerplay_table(struct smu_context *smu)<o:p></o:p></p>
<p class="MsoNormal">+static void sienna_cichlid_check_bxco_support(struct smu_context *smu)<o:p></o:p></p>
<p class="MsoNormal">{<o:p></o:p></p>
<p class="MsoNormal">               struct smu_table_context *table_context = &smu->smu_table;<o:p></o:p></p>
<p class="MsoNormal">               struct smu_11_0_7_powerplay_table *powerplay_table =<o:p></o:p></p>
<p class="MsoNormal">                               table_context->power_play_table;<o:p></o:p></p>
<p class="MsoNormal">               struct smu_baco_context *smu_baco = &smu->smu_baco;<o:p></o:p></p>
<p class="MsoNormal">+             struct amdgpu_device *adev = smu->adev;<o:p></o:p></p>
<p class="MsoNormal">+             uint32_t val;<o:p></o:p></p>
<p class="MsoNormal">+<o:p></o:p></p>
<p class="MsoNormal">+             if (powerplay_table->platform_caps & SMU_11_0_7_PP_PLATFORM_CAP_BACO ||<o:p></o:p></p>
<p class="MsoNormal">+                 powerplay_table->platform_caps & SMU_11_0_7_PP_PLATFORM_CAP_MACO) {<o:p></o:p></p>
<p class="MsoNormal">+                             val = RREG32_SOC15(NBIO, 0, mmRCC_BIF_STRAP0);<o:p></o:p></p>
<p class="MsoNormal">+                             smu_baco->platform_support =<o:p></o:p></p>
<p class="MsoNormal">+                                             (val & RCC_BIF_STRAP0__STRAP_PX_CAPABLE_MASK) ? true :<o:p></o:p></p>
<p class="MsoNormal">+                                                                                                                                             false;<o:p></o:p></p>
<p class="MsoNormal">+             }<o:p></o:p></p>
<p class="MsoNormal">+}<o:p></o:p></p>
<p class="MsoNormal">+<o:p></o:p></p>
<p class="MsoNormal">+static int sienna_cichlid_check_powerplay_table(struct smu_context *smu)<o:p></o:p></p>
<p class="MsoNormal">+{<o:p></o:p></p>
<p class="MsoNormal">+             struct smu_table_context *table_context = &smu->smu_table;<o:p></o:p></p>
<p class="MsoNormal">+             struct smu_11_0_7_powerplay_table *powerplay_table =<o:p></o:p></p>
<p class="MsoNormal">+                             table_context->power_play_table;<o:p></o:p></p>
<p class="MsoNormal"><o:p></o:p></p>
<p class="MsoNormal">                if (powerplay_table->platform_caps & SMU_11_0_7_PP_PLATFORM_CAP_HARDWAREDC)<o:p></o:p></p>
<p class="MsoNormal">                               smu->dc_controlled_by_gpio = true;<o:p></o:p></p>
<p class="MsoNormal"><o:p></o:p></p>
<p class="MsoNormal">-              if (powerplay_table->platform_caps & SMU_11_0_7_PP_PLATFORM_CAP_BACO ||<o:p></o:p></p>
<p class="MsoNormal">-                  powerplay_table->platform_caps & SMU_11_0_7_PP_PLATFORM_CAP_MACO)<o:p></o:p></p>
<p class="MsoNormal">-                              smu_baco->platform_support = true;<o:p></o:p></p>
<p class="MsoNormal">+             sienna_cichlid_check_bxco_support(smu);<o:p></o:p></p>
<p class="MsoNormal"><o:p></o:p></p>
<p class="MsoNormal">                table_context->thermal_controller_type =<o:p></o:p></p>
<p class="MsoNormal">                               powerplay_table->thermal_controller_type;<o:p></o:p></p>
<p class="MsoNormal">@@ -2088,13 +2103,11 @@ static int sienna_cichlid_run_btc(struct smu_context *smu)<o:p></o:p></p>
<p class="MsoNormal">static bool sienna_cichlid_is_baco_supported(struct smu_context *smu)<o:p></o:p></p>
<p class="MsoNormal">{<o:p></o:p></p>
<p class="MsoNormal">               struct amdgpu_device *adev = smu->adev;<o:p></o:p></p>
<p class="MsoNormal">-              uint32_t val;<o:p></o:p></p>
<p class="MsoNormal"><o:p></o:p></p>
<p class="MsoNormal">                if (amdgpu_sriov_vf(adev) || (!smu_v11_0_baco_is_support(smu)))<o:p></o:p></p>
<p class="MsoNormal">                               return false;<o:p></o:p></p>
<p class="MsoNormal"><o:p></o:p></p>
<p class="MsoNormal">-              val = RREG32_SOC15(NBIO, 0, mmRCC_BIF_STRAP0);<o:p></o:p></p>
<p class="MsoNormal">-              return (val & RCC_BIF_STRAP0__STRAP_PX_CAPABLE_MASK) ? true : false;<o:p></o:p></p>
<p class="MsoNormal">+             return true;<o:p></o:p></p>
<p class="MsoNormal">}<o:p></o:p></p>
<p class="MsoNormal"><o:p></o:p></p>
<p class="MsoNormal"> static bool sienna_cichlid_is_mode1_reset_supported(struct smu_context *smu)<o:p></o:p></p>
<p class="MsoNormal">-- <o:p></o:p></p>
<p class="MsoNormal">2.17.1<o:p></o:p></p>
<p class="MsoNormal"><o:p> </o:p></p>
</div>
</body>
</html>