[EXT] [PATCH v8 2/2] drm/bridge: Add NWL MIPI DSI host controller support
Robert Chiras
robert.chiras at nxp.com
Tue Dec 3 09:50:03 UTC 2019
Hi Guido,
Since your last revision sent, I've done more tests here and found a
few more improvements that could be added to this driver.
See inline.
On Lu, 2019-12-02 at 20:35 +0100, Guido Günther wrote:
> Caution: EXT Email
>
> This adds initial support for the NWL MIPI DSI Host controller found
> on
> i.MX8 SoCs.
>
> It adds support for the i.MX8MQ but the same IP can be found on
> e.g. the i.MX8QXP.
>
> It has been tested on the Librem 5 devkit using mxsfb.
>
> Signed-off-by: Guido Günther <agx at sigxcpu.org>
> Co-developed-by: Robert Chiras <robert.chiras at nxp.com>
> Signed-off-by: Robert Chiras <robert.chiras at nxp.com>
> Tested-by: Robert Chiras <robert.chiras at nxp.com>
> ---
>  drivers/gpu/drm/bridge/Kconfig   |   16 +
>  drivers/gpu/drm/bridge/Makefile  |    3 +
> Â drivers/gpu/drm/bridge/nwl-dsi.c | 1230
> ++++++++++++++++++++++++++++++
> Â drivers/gpu/drm/bridge/nwl-dsi.h |Â Â 144 ++++
> Â 4 files changed, 1393 insertions(+)
> Â create mode 100644 drivers/gpu/drm/bridge/nwl-dsi.c
> Â create mode 100644 drivers/gpu/drm/bridge/nwl-dsi.h
>
> diff --git a/drivers/gpu/drm/bridge/Kconfig
> b/drivers/gpu/drm/bridge/Kconfig
> index 34362976cd6f..6fb534f55d22 100644
> --- a/drivers/gpu/drm/bridge/Kconfig
> +++ b/drivers/gpu/drm/bridge/Kconfig
> @@ -65,6 +65,22 @@ config DRM_MEGACHIPS_STDPXXXX_GE_B850V3_FW
> Â Â Â Â Â Â Â Â Â Â Â to DP++. This is used with the i.MX6 imx-ldb
> Â Â Â Â Â Â Â Â Â Â Â driver. You are likely to say N here.
>
> +config DRM_NWL_MIPI_DSI
> +Â Â Â Â Â Â Â tristate "Northwest Logic MIPI DSI Host controller"
> +Â Â Â Â Â Â Â depends on DRM
> +Â Â Â Â Â Â Â depends on COMMON_CLK
> +Â Â Â Â Â Â Â depends on OF && HAS_IOMEM
> +Â Â Â Â Â Â Â select DRM_KMS_HELPER
> +Â Â Â Â Â Â Â select DRM_MIPI_DSI
> +Â Â Â Â Â Â Â select DRM_PANEL_BRIDGE
> +Â Â Â Â Â Â Â select GENERIC_PHY_MIPI_DPHY
> +Â Â Â Â Â Â Â select MFD_SYSCON
> +Â Â Â Â Â Â Â select MULTIPLEXER
> +Â Â Â Â Â Â Â select REGMAP_MMIO
> +Â Â Â Â Â Â Â help
> +Â Â Â Â Â Â Â Â Â This enables the Northwest Logic MIPI DSI Host controller
> as
> +Â Â Â Â Â Â Â Â Â for example found on NXP's i.MX8 Processors.
> +
> Â config DRM_NXP_PTN3460
> Â Â Â Â Â Â Â Â tristate "NXP PTN3460 DP/LVDS bridge"
> Â Â Â Â Â Â Â Â depends on OF
> diff --git a/drivers/gpu/drm/bridge/Makefile
> b/drivers/gpu/drm/bridge/Makefile
> index 4934fcf5a6f8..c3f3a43e9b8f 100644
> --- a/drivers/gpu/drm/bridge/Makefile
> +++ b/drivers/gpu/drm/bridge/Makefile
> @@ -16,4 +16,7 @@ obj-$(CONFIG_DRM_ANALOGIX_DP) += analogix/
> Â obj-$(CONFIG_DRM_I2C_ADV7511) += adv7511/
> Â obj-$(CONFIG_DRM_TI_SN65DSI86) += ti-sn65dsi86.o
> Â obj-$(CONFIG_DRM_TI_TFP410) += ti-tfp410.o
> +obj-$(CONFIG_DRM_NWL_MIPI_DSI) += nwl-dsi.o
> Â obj-y += synopsys/
> +
> +header-test-y += nwl-dsi.h
> diff --git a/drivers/gpu/drm/bridge/nwl-dsi.c
> b/drivers/gpu/drm/bridge/nwl-dsi.c
> new file mode 100644
> index 000000000000..023191894fe4
> --- /dev/null
> +++ b/drivers/gpu/drm/bridge/nwl-dsi.c
> @@ -0,0 +1,1230 @@
> +// SPDX-License-Identifier: GPL-2.0+
> +/*
> + * i.MX8 NWL MIPI DSI host driver
> + *
> + * Copyright (C) 2017 NXP
> + * Copyright (C) 2019 Purism SPC
> + */
> +
> +#include <linux/bitfield.h>
> +#include <linux/clk.h>
> +#include <linux/irq.h>
> +#include <linux/math64.h>
> +#include <linux/mfd/syscon.h>
> +#include <linux/module.h>
> +#include <linux/mux/consumer.h>
> +#include <linux/of.h>
> +#include <linux/of_platform.h>
> +#include <linux/phy/phy.h>
> +#include <linux/regmap.h>
> +#include <linux/reset.h>
> +#include <linux/sys_soc.h>
> +#include <linux/time64.h>
> +
> +#include <drm/drm_atomic_helper.h>
> +#include <drm/drm_bridge.h>
> +#include <drm/drm_mipi_dsi.h>
> +#include <drm/drm_of.h>
> +#include <drm/drm_panel.h>
> +#include <drm/drm_print.h>
> +#include <drm/drm_probe_helper.h>
> +
> +#include <video/mipi_display.h>
> +#include <video/videomode.h>
> +
> +#include "nwl-dsi.h"
> +
> +#define DRV_NAME "nwl-dsi"
> +
> +/* i.MX8 NWL quirks */
> +/* i.MX8MQ errata E11418 */
> +#define E11418_HS_MODE_QUIRKÂ Â Â BIT(0)
> +
> +#define NWL_DSI_MIPI_FIFO_TIMEOUT msecs_to_jiffies(500)
> +
> +enum transfer_direction {
> +Â Â Â Â Â Â Â DSI_PACKET_SEND,
> +Â Â Â Â Â Â Â DSI_PACKET_RECEIVE,
> +};
> +
> +/* Possible platform specific clocks */
> +#define NWL_DSI_CLK_COREÂ Â Â Â Â Â Â Â Â Â Â "core"
> +#define NWL_DSI_MAX_PLATFORM_CLOCKS 1
> +
> +#define NWL_DSI_ENDPOINT_LCDIF 0
> +#define NWL_DSI_ENDPOINT_DCSS 1
> +
> +struct nwl_dsi_plat_clk_config {
> +Â Â Â Â Â Â Â const char *id;
> +Â Â Â Â Â Â Â struct clk *clk;
> +Â Â Â Â Â Â Â bool present;
> +};
> +
> +struct nwl_dsi_transfer {
> +Â Â Â Â Â Â Â const struct mipi_dsi_msg *msg;
> +Â Â Â Â Â Â Â struct mipi_dsi_packet packet;
> +Â Â Â Â Â Â Â struct completion completed;
> +
> +Â Â Â Â Â Â Â int status; /* status of transmission */
> +Â Â Â Â Â Â Â enum transfer_direction direction;
> +Â Â Â Â Â Â Â bool need_bta;
> +Â Â Â Â Â Â Â u8 cmd;
> +Â Â Â Â Â Â Â u16 rx_word_count;
> +Â Â Â Â Â Â Â size_t tx_len; /* in bytes */
> +Â Â Â Â Â Â Â size_t rx_len; /* in bytes */
> +};
> +
> +struct nwl_dsi {
> +Â Â Â Â Â Â Â struct drm_bridge bridge;
> +Â Â Â Â Â Â Â struct mipi_dsi_host dsi_host;
> +Â Â Â Â Â Â Â struct drm_bridge *panel_bridge;
> +Â Â Â Â Â Â Â struct device *dev;
> +Â Â Â Â Â Â Â struct phy *phy;
> +Â Â Â Â Â Â Â union phy_configure_opts phy_cfg;
> +Â Â Â Â Â Â Â unsigned int quirks;
> +
> +Â Â Â Â Â Â Â struct regmap *regmap;
> +Â Â Â Â Â Â Â int irq;
> +Â Â Â Â Â Â Â struct reset_control *rstc;
> +Â Â Â Â Â Â Â struct mux_control *mux;
> +
> +Â Â Â Â Â Â Â /* DSI clocks */
> +Â Â Â Â Â Â Â struct clk *phy_ref_clk;
> +Â Â Â Â Â Â Â struct clk *rx_esc_clk;
> +Â Â Â Â Â Â Â struct clk *tx_esc_clk;
> +Â Â Â Â Â Â Â /* Platform dependent clocks */
> +Â Â Â Â Â Â Â struct nwl_dsi_plat_clk_config
> clk_config[NWL_DSI_MAX_PLATFORM_CLOCKS];
> +
> +Â Â Â Â Â Â Â /* dsi lanes */
> +Â Â Â Â Â Â Â u32 lanes;
> +Â Â Â Â Â Â Â enum mipi_dsi_pixel_format format;
> +Â Â Â Â Â Â Â struct drm_display_mode mode;
> +Â Â Â Â Â Â Â unsigned long dsi_mode_flags;
> +Â Â Â Â Â Â Â int error;
> +
> +Â Â Â Â Â Â Â struct nwl_dsi_transfer *xfer;
> +
> +Â Â Â Â Â Â Â const struct nwl_dsi_platform_data *pdata;
> +};
> +
> +/* Platform specific hooks to enable other SoCs like the i.MX8QM */
> +struct nwl_dsi_platform_data {
> +Â Â Â Â Â Â Â int (*poweron)(struct nwl_dsi *dsi);
> +Â Â Â Â Â Â Â int (*poweroff)(struct nwl_dsi *dsi);
> +Â Â Â Â Â Â Â int (*select_input)(struct nwl_dsi *dsi);
> +Â Â Â Â Â Â Â int (*deselect_input)(struct nwl_dsi *dsi);
> +Â Â Â Â Â Â Â struct nwl_dsi_plat_clk_config
> clk_config[NWL_DSI_MAX_PLATFORM_CLOCKS];
> +};
> +
> +static const struct regmap_config nwl_dsi_regmap_config = {
> +Â Â Â Â Â Â Â .reg_bits = 16,
> +Â Â Â Â Â Â Â .val_bits = 32,
> +Â Â Â Â Â Â Â .reg_stride = 4,
> +Â Â Â Â Â Â Â .max_register = NWL_DSI_IRQ_MASK2,
> +Â Â Â Â Â Â Â .name = DRV_NAME,
> +};
> +
> +static inline struct nwl_dsi *bridge_to_dsi(struct drm_bridge
> *bridge)
> +{
> +Â Â Â Â Â Â Â return container_of(bridge, struct nwl_dsi, bridge);
> +}
> +
> +static int nwl_dsi_clear_error(struct nwl_dsi *dsi)
> +{
> +Â Â Â Â Â Â Â int ret = dsi->error;
> +
> +Â Â Â Â Â Â Â dsi->error = 0;
> +Â Â Â Â Â Â Â return ret;
> +}
> +
> +static void nwl_dsi_write(struct nwl_dsi *dsi, unsigned int reg, u32
> val)
> +{
> +Â Â Â Â Â Â Â int ret;
> +
> +Â Â Â Â Â Â Â if (dsi->error)
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â return;
> +
> +Â Â Â Â Â Â Â ret = regmap_write(dsi->regmap, reg, val);
> +Â Â Â Â Â Â Â if (ret < 0) {
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â DRM_DEV_ERROR(dsi->dev,
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â "Failed to write NWL DSI reg 0x%x:
> %d\n", reg,
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â ret);
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â dsi->error = ret;
> +Â Â Â Â Â Â Â }
> +}
> +
> +static u32 nwl_dsi_read(struct nwl_dsi *dsi, u32 reg)
> +{
> +Â Â Â Â Â Â Â unsigned int val;
> +Â Â Â Â Â Â Â int ret;
> +
> +Â Â Â Â Â Â Â if (dsi->error)
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â return 0;
> +
> +Â Â Â Â Â Â Â ret = regmap_read(dsi->regmap, reg, &val);
> +Â Â Â Â Â Â Â if (ret < 0) {
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â DRM_DEV_ERROR(dsi->dev, "Failed to read NWL DSI reg
> 0x%x: %d\n",
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â reg, ret);
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â dsi->error = ret;
> +Â Â Â Â Â Â Â }
> +Â Â Â Â Â Â Â return val;
> +}
> +
> +static int nwl_dsi_get_dpi_pixel_format(enum mipi_dsi_pixel_format
> format)
> +{
> +Â Â Â Â Â Â Â switch (format) {
> +Â Â Â Â Â Â Â case MIPI_DSI_FMT_RGB565:
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â return NWL_DSI_PIXEL_FORMAT_16;
> +Â Â Â Â Â Â Â case MIPI_DSI_FMT_RGB666:
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â return NWL_DSI_PIXEL_FORMAT_18L;
> +Â Â Â Â Â Â Â case MIPI_DSI_FMT_RGB666_PACKED:
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â return NWL_DSI_PIXEL_FORMAT_18;
> +Â Â Â Â Â Â Â case MIPI_DSI_FMT_RGB888:
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â return NWL_DSI_PIXEL_FORMAT_24;
> +Â Â Â Â Â Â Â default:
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â return -EINVAL;
> +Â Â Â Â Â Â Â }
> +}
> +
> +/*
> + * ps2bc - Picoseconds to byte clock cycles
> + */
> +static u32 ps2bc(struct nwl_dsi *dsi, unsigned long long ps)
> +{
> +Â Â Â Â Â Â Â u32 bpp = mipi_dsi_pixel_format_to_bpp(dsi->format);
> +
> +Â Â Â Â Â Â Â return DIV64_U64_ROUND_UP(ps * dsi->mode.clock * bpp,
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â dsi->lanes * 8 * NSEC_PER_SEC);
> +}
> +
> +/*
> + * ui2bc - UI time periods to byte clock cycles
> + */
> +static u32 ui2bc(struct nwl_dsi *dsi, unsigned long long ui)
> +{
> +Â Â Â Â Â Â Â u32 bpp = mipi_dsi_pixel_format_to_bpp(dsi->format);
> +
> +Â Â Â Â Â Â Â return DIV64_U64_ROUND_UP(ui * dsi->lanes,
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â dsi->mode.clock * 1000 * bpp);
> +}
> +
> +/*
> + * us2bc - micro seconds to lp clock cycles
> + */
> +static u32 us2lp(u32 lp_clk_rate, unsigned long us)
> +{
> +Â Â Â Â Â Â Â return DIV_ROUND_UP(us * lp_clk_rate, USEC_PER_SEC);
> +}
> +
> +static int nwl_dsi_config_host(struct nwl_dsi *dsi)
> +{
> +Â Â Â Â Â Â Â u32 cycles;
> +Â Â Â Â Â Â Â struct phy_configure_opts_mipi_dphy *cfg = &dsi-
> >phy_cfg.mipi_dphy;
> +
> +Â Â Â Â Â Â Â if (dsi->lanes < 1 || dsi->lanes > 4)
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â return -EINVAL;
> +
> +Â Â Â Â Â Â Â DRM_DEV_DEBUG_DRIVER(dsi->dev, "DSI Lanes %d\n", dsi->lanes);
> +Â Â Â Â Â Â Â nwl_dsi_write(dsi, NWL_DSI_CFG_NUM_LANES, dsi->lanes - 1);
> +
> +Â Â Â Â Â Â Â if (dsi->dsi_mode_flags & MIPI_DSI_CLOCK_NON_CONTINUOUS) {
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â nwl_dsi_write(dsi, NWL_DSI_CFG_NONCONTINUOUS_CLK,
> 0x01);
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â nwl_dsi_write(dsi, NWL_DSI_CFG_AUTOINSERT_EOTP,
> 0x01);
> +Â Â Â Â Â Â Â } else {
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â nwl_dsi_write(dsi, NWL_DSI_CFG_NONCONTINUOUS_CLK,
> 0x00);
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â nwl_dsi_write(dsi, NWL_DSI_CFG_AUTOINSERT_EOTP,
> 0x00);
> +Â Â Â Â Â Â Â }
> +
> +Â Â Â Â Â Â Â /* values in byte clock cycles */
> +Â Â Â Â Â Â Â cycles = ui2bc(dsi, cfg->clk_pre);
> +Â Â Â Â Â Â Â DRM_DEV_DEBUG_DRIVER(dsi->dev, "cfg_t_pre: 0x%x\n", cycles);
> +Â Â Â Â Â Â Â nwl_dsi_write(dsi, NWL_DSI_CFG_T_PRE, cycles);
> +Â Â Â Â Â Â Â cycles = ps2bc(dsi, cfg->lpx + cfg->clk_prepare + cfg-
> >clk_zero);
> +Â Â Â Â Â Â Â DRM_DEV_DEBUG_DRIVER(dsi->dev, "cfg_tx_gap (pre): 0x%x\n",
> cycles);
> +Â Â Â Â Â Â Â cycles += ui2bc(dsi, cfg->clk_pre);
> +Â Â Â Â Â Â Â DRM_DEV_DEBUG_DRIVER(dsi->dev, "cfg_t_post: 0x%x\n", cycles);
> +Â Â Â Â Â Â Â nwl_dsi_write(dsi, NWL_DSI_CFG_T_POST, cycles);
> +Â Â Â Â Â Â Â cycles = ps2bc(dsi, cfg->hs_exit);
> +Â Â Â Â Â Â Â DRM_DEV_DEBUG_DRIVER(dsi->dev, "cfg_tx_gap: 0x%x\n", cycles);
> +Â Â Â Â Â Â Â nwl_dsi_write(dsi, NWL_DSI_CFG_TX_GAP, cycles);
> +
> +Â Â Â Â Â Â Â nwl_dsi_write(dsi, NWL_DSI_CFG_EXTRA_CMDS_AFTER_EOTP, 0x01);
> +Â Â Â Â Â Â Â nwl_dsi_write(dsi, NWL_DSI_CFG_HTX_TO_COUNT, 0x00);
> +Â Â Â Â Â Â Â nwl_dsi_write(dsi, NWL_DSI_CFG_LRX_H_TO_COUNT, 0x00);
> +Â Â Â Â Â Â Â nwl_dsi_write(dsi, NWL_DSI_CFG_BTA_H_TO_COUNT, 0x00);
> +Â Â Â Â Â Â Â /* In LP clock cycles */
> +Â Â Â Â Â Â Â cycles = us2lp(cfg->lp_clk_rate, cfg->wakeup);
> +Â Â Â Â Â Â Â DRM_DEV_DEBUG_DRIVER(dsi->dev, "cfg_twakeup: 0x%x\n",
> cycles);
> +Â Â Â Â Â Â Â nwl_dsi_write(dsi, NWL_DSI_CFG_TWAKEUP, cycles);
> +
> +Â Â Â Â Â Â Â return nwl_dsi_clear_error(dsi);
> +}
> +
> +static int nwl_dsi_config_dpi(struct nwl_dsi *dsi)
> +{
> +Â Â Â Â Â Â Â u32 mode;
> +Â Â Â Â Â Â Â int color_format;
> +Â Â Â Â Â Â Â bool burst_mode;
> +Â Â Â Â Â Â Â int hfront_porch, hback_porch, vfront_porch, vback_porch;
> +Â Â Â Â Â Â Â int hsync_len, vsync_len;
> +
> +Â Â Â Â Â Â Â hfront_porch = dsi->mode.hsync_start - dsi->mode.hdisplay;
> +Â Â Â Â Â Â Â hsync_len = dsi->mode.hsync_end - dsi->mode.hsync_start;
> +Â Â Â Â Â Â Â hback_porch = dsi->mode.htotal - dsi->mode.hsync_end;
> +
> +Â Â Â Â Â Â Â vfront_porch = dsi->mode.vsync_start - dsi->mode.vdisplay;
> +Â Â Â Â Â Â Â vsync_len = dsi->mode.vsync_end - dsi->mode.vsync_start;
> +Â Â Â Â Â Â Â vback_porch = dsi->mode.vtotal - dsi->mode.vsync_end;
> +
> +Â Â Â Â Â Â Â DRM_DEV_DEBUG_DRIVER(dsi->dev, "hfront_porch = %d\n",
> hfront_porch);
> +Â Â Â Â Â Â Â DRM_DEV_DEBUG_DRIVER(dsi->dev, "hback_porch = %d\n",
> hback_porch);
> +Â Â Â Â Â Â Â DRM_DEV_DEBUG_DRIVER(dsi->dev, "hsync_len = %d\n",
> hsync_len);
> +Â Â Â Â Â Â Â DRM_DEV_DEBUG_DRIVER(dsi->dev, "hdisplay = %d\n", dsi-
> >mode.hdisplay);
> +Â Â Â Â Â Â Â DRM_DEV_DEBUG_DRIVER(dsi->dev, "vfront_porch = %d\n",
> vfront_porch);
> +Â Â Â Â Â Â Â DRM_DEV_DEBUG_DRIVER(dsi->dev, "vback_porch = %d\n",
> vback_porch);
> +Â Â Â Â Â Â Â DRM_DEV_DEBUG_DRIVER(dsi->dev, "vsync_len = %d\n",
> vsync_len);
> +Â Â Â Â Â Â Â DRM_DEV_DEBUG_DRIVER(dsi->dev, "vactive = %d\n", dsi-
> >mode.vdisplay);
> +Â Â Â Â Â Â Â DRM_DEV_DEBUG_DRIVER(dsi->dev, "clock = %d kHz\n", dsi-
> >mode.clock);
> +
> +Â Â Â Â Â Â Â color_format = nwl_dsi_get_dpi_pixel_format(dsi->format);
> +Â Â Â Â Â Â Â if (color_format < 0) {
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â DRM_DEV_ERROR(dsi->dev, "Invalid color format
> 0x%x\n",
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â dsi->format);
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â return color_format;
> +Â Â Â Â Â Â Â }
> +Â Â Â Â Â Â Â DRM_DEV_DEBUG_DRIVER(dsi->dev, "pixel fmt = %d\n", dsi-
> >format);
> +
> +Â Â Â Â Â Â Â nwl_dsi_write(dsi, NWL_DSI_INTERFACE_COLOR_CODING,
> NWL_DSI_DPI_24_BIT);
> +Â Â Â Â Â Â Â nwl_dsi_write(dsi, NWL_DSI_PIXEL_FORMAT, color_format);
> +Â Â Â Â Â Â Â /*
> +Â Â Â Â Â Â Â Â * Adjusting input polarity based on the video mode results
> in
> +Â Â Â Â Â Â Â Â * a black screen so always pick active low:
> +Â Â Â Â Â Â Â Â */
> +Â Â Â Â Â Â Â nwl_dsi_write(dsi, NWL_DSI_VSYNC_POLARITY,
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â NWL_DSI_VSYNC_POLARITY_ACTIVE_LOW);
> +Â Â Â Â Â Â Â nwl_dsi_write(dsi, NWL_DSI_HSYNC_POLARITY,
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â NWL_DSI_HSYNC_POLARITY_ACTIVE_LOW);
> +
> +Â Â Â Â Â Â Â burst_mode = (dsi->dsi_mode_flags &
> MIPI_DSI_MODE_VIDEO_BURST) &&
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â !(dsi->dsi_mode_flags &
> MIPI_DSI_MODE_VIDEO_SYNC_PULSE);
> +
> +Â Â Â Â Â Â Â if (burst_mode) {
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â nwl_dsi_write(dsi, NWL_DSI_VIDEO_MODE,
> NWL_DSI_VM_BURST_MODE);
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â nwl_dsi_write(dsi, NWL_DSI_PIXEL_FIFO_SEND_LEVEL,
> 256);
> +Â Â Â Â Â Â Â } else {
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â mode = ((dsi->dsi_mode_flags &
> MIPI_DSI_MODE_VIDEO_SYNC_PULSE) ?
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â NWL_DSI_VM_BURST_MODE_WITH_SYNC_PULSE
> S :
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â NWL_DSI_VM_NON_BURST_MODE_WITH_SYNC_E
> VENTS);
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â nwl_dsi_write(dsi, NWL_DSI_VIDEO_MODE, mode);
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â nwl_dsi_write(dsi, NWL_DSI_PIXEL_FIFO_SEND_LEVEL,
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â dsi->mode.hdisplay);
> +Â Â Â Â Â Â Â }
> +
> +Â Â Â Â Â Â Â nwl_dsi_write(dsi, NWL_DSI_HFP, hfront_porch);
> +Â Â Â Â Â Â Â nwl_dsi_write(dsi, NWL_DSI_HBP, hback_porch);
> +Â Â Â Â Â Â Â nwl_dsi_write(dsi, NWL_DSI_HSA, hsync_len);
> +
> +Â Â Â Â Â Â Â nwl_dsi_write(dsi, NWL_DSI_ENABLE_MULT_PKTS, 0x0);
> +Â Â Â Â Â Â Â nwl_dsi_write(dsi, NWL_DSI_BLLP_MODE, 0x1);
> +Â Â Â Â Â Â Â nwl_dsi_write(dsi, NWL_DSI_USE_NULL_PKT_BLLP, 0x0);
> +Â Â Â Â Â Â Â nwl_dsi_write(dsi, NWL_DSI_VC, 0x0);
> +
> +Â Â Â Â Â Â Â nwl_dsi_write(dsi, NWL_DSI_PIXEL_PAYLOAD_SIZE, dsi-
> >mode.hdisplay);
> +Â Â Â Â Â Â Â nwl_dsi_write(dsi, NWL_DSI_VACTIVE, dsi->mode.vdisplay - 1);
> +Â Â Â Â Â Â Â nwl_dsi_write(dsi, NWL_DSI_VBP, vback_porch);
> +Â Â Â Â Â Â Â nwl_dsi_write(dsi, NWL_DSI_VFP, vfront_porch);
> +
> +Â Â Â Â Â Â Â return nwl_dsi_clear_error(dsi);
> +}
> +
> +static int nwl_dsi_init_interrupts(struct nwl_dsi *dsi)
> +{
> +Â Â Â Â Â Â Â u32 irq_enable;
> +
> +Â Â Â Â Â Â Â nwl_dsi_write(dsi, NWL_DSI_IRQ_MASK, 0xffffffff);
> +Â Â Â Â Â Â Â nwl_dsi_write(dsi, NWL_DSI_IRQ_MASK2, 0x7);
> +
> +Â Â Â Â Â Â Â irq_enable = ~(u32)(NWL_DSI_TX_PKT_DONE_MASK |
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â NWL_DSI_RX_PKT_HDR_RCVD_MASK |
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â NWL_DSI_TX_FIFO_OVFLW_MASK |
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â NWL_DSI_HS_TX_TIMEOUT_MASK);
> +
> +Â Â Â Â Â Â Â nwl_dsi_write(dsi, NWL_DSI_IRQ_MASK, irq_enable);
> +
> +Â Â Â Â Â Â Â return nwl_dsi_clear_error(dsi);
> +}
> +
> +static int nwl_dsi_host_attach(struct mipi_dsi_host *dsi_host,
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â struct mipi_dsi_device *device)
> +{
> +Â Â Â Â Â Â Â struct nwl_dsi *dsi = container_of(dsi_host, struct nwl_dsi,
> dsi_host);
> +Â Â Â Â Â Â Â struct device *dev = dsi->dev;
> +Â Â Â Â Â Â Â struct drm_bridge *bridge;
> +Â Â Â Â Â Â Â struct drm_panel *panel;
> +Â Â Â Â Â Â Â int ret;
> +
> +Â Â Â Â Â Â Â DRM_DEV_INFO(dev, "lanes=%u, format=0x%x flags=0x%lx\n",
> device->lanes,
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â device->format, device->mode_flags);
> +
> +Â Â Â Â Â Â Â if (device->lanes < 1 || device->lanes > 4)
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â return -EINVAL;
> +
> +Â Â Â Â Â Â Â dsi->lanes = device->lanes;
> +Â Â Â Â Â Â Â dsi->format = device->format;
> +Â Â Â Â Â Â Â dsi->dsi_mode_flags = device->mode_flags;
> +
> +Â Â Â Â Â Â Â ret = drm_of_find_panel_or_bridge(dsi->dev->of_node, 1, 0,
> &panel,
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â &bridge);
> +Â Â Â Â Â Â Â if (ret)
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â return ret;
> +
> +Â Â Â Â Â Â Â if (panel) {
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â bridge = drm_panel_bridge_add(panel);
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â if (IS_ERR(bridge))
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â return PTR_ERR(bridge);
> +Â Â Â Â Â Â Â }
> +
> +Â Â Â Â Â Â Â dsi->panel_bridge = bridge;
> +Â Â Â Â Â Â Â drm_bridge_add(&dsi->bridge);
This works only with a panel, but not with a bridge. For example,
adv7511 bridge, will cal dsi_host_attach in it's drm_bridge_attach
callback. Since you add our bridge only here, the bridge_attach from
adv7511 will never be called so this callback will never be called.
So, I'd suggest to call drm_bridge_add in probe, and
move drm_of_find_panel_or_bridge in our bridge_attach. Basically, you
need to separate the bridge_attach operations from the dsi_host_attach
operations.
> +
> +Â Â Â Â Â Â Â return 0;
> +}
> +
> +static int nwl_dsi_host_detach(struct mipi_dsi_host *dsi_host,
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â struct mipi_dsi_device *device)
> +{
> +Â Â Â Â Â Â Â struct nwl_dsi *dsi = container_of(dsi_host, struct nwl_dsi,
> dsi_host);
> +
> +Â Â Â Â Â Â Â drm_of_panel_bridge_remove(dsi->dev->of_node, 1, 0);
> +Â Â Â Â Â Â Â drm_bridge_remove(&dsi->bridge);
Also, these removes should be done in our bridge_remove. These are not
related to the dsi_device.
> +
> +Â Â Â Â Â Â Â return 0;
> +}
> +
> +static bool nwl_dsi_read_packet(struct nwl_dsi *dsi, u32 status)
> +{
> +Â Â Â Â Â Â Â struct device *dev = dsi->dev;
> +Â Â Â Â Â Â Â struct nwl_dsi_transfer *xfer = dsi->xfer;
> +Â Â Â Â Â Â Â int err;
> +Â Â Â Â Â Â Â u8 *payload = xfer->msg->rx_buf;
> +Â Â Â Â Â Â Â u32 val;
> +Â Â Â Â Â Â Â u16 word_count;
> +Â Â Â Â Â Â Â u8 channel;
> +Â Â Â Â Â Â Â u8 data_type;
> +
> +Â Â Â Â Â Â Â xfer->status = 0;
> +
> +Â Â Â Â Â Â Â if (xfer->rx_word_count == 0) {
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â if (!(status & NWL_DSI_RX_PKT_HDR_RCVD))
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â return false;
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â /* Get the RX header and parse it */
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â val = nwl_dsi_read(dsi, NWL_DSI_RX_PKT_HEADER);
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â err = nwl_dsi_clear_error(dsi);
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â if (err)
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â xfer->status = err;
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â word_count = NWL_DSI_WC(val);
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â channel = NWL_DSI_RX_VC(val);
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â data_type = NWL_DSI_RX_DT(val);
> +
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â if (channel != xfer->msg->channel) {
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â DRM_DEV_ERROR(dev,
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â "[%02X] Channel mismatch (%u !=
> %u)\n",
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â xfer->cmd, channel, xfer->msg-
> >channel);
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â xfer->status = -EINVAL;
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â return true;
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â }
> +
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â switch (data_type) {
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â case MIPI_DSI_RX_GENERIC_SHORT_READ_RESPONSE_2BYTE:
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â /* Fall through */
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â case MIPI_DSI_RX_DCS_SHORT_READ_RESPONSE_2BYTE:
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â if (xfer->msg->rx_len > 1) {
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â /* read second byte */
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â payload[1] = word_count >> 8;
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â ++xfer->rx_len;
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â }
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â /* Fall through */
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â case MIPI_DSI_RX_GENERIC_SHORT_READ_RESPONSE_1BYTE:
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â /* Fall through */
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â case MIPI_DSI_RX_DCS_SHORT_READ_RESPONSE_1BYTE:
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â if (xfer->msg->rx_len > 0) {
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â /* read first byte */
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â payload[0] = word_count & 0xff;
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â ++xfer->rx_len;
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â }
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â xfer->status = xfer->rx_len;
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â return true;
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â case MIPI_DSI_RX_ACKNOWLEDGE_AND_ERROR_REPORT:
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â word_count &= 0xff;
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â DRM_DEV_ERROR(dev, "[%02X] DSI error report:
> 0x%02x\n",
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â xfer->cmd, word_count);
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â xfer->status = -EPROTO;
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â return true;
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â }
> +
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â if (word_count > xfer->msg->rx_len) {
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â DRM_DEV_ERROR(
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â dev,
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â "[%02X] Receive buffer too small: %zu
> (< %u)\n",
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â xfer->cmd, xfer->msg->rx_len,
> word_count);
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â xfer->status = -EINVAL;
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â return true;
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â }
> +
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â xfer->rx_word_count = word_count;
> +Â Â Â Â Â Â Â } else {
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â /* Set word_count from previous header read */
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â word_count = xfer->rx_word_count;
> +Â Â Â Â Â Â Â }
> +
> +Â Â Â Â Â Â Â /* If RX payload is not yet received, wait for it */
> +Â Â Â Â Â Â Â if (!(status & NWL_DSI_RX_PKT_PAYLOAD_DATA_RCVD))
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â return false;
> +
> +Â Â Â Â Â Â Â /* Read the RX payload */
> +Â Â Â Â Â Â Â while (word_count >= 4) {
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â val = nwl_dsi_read(dsi, NWL_DSI_RX_PAYLOAD);
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â payload[0] = (val >> 0) & 0xff;
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â payload[1] = (val >> 8) & 0xff;
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â payload[2] = (val >> 16) & 0xff;
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â payload[3] = (val >> 24) & 0xff;
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â payload += 4;
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â xfer->rx_len += 4;
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â word_count -= 4;
> +Â Â Â Â Â Â Â }
> +
> +Â Â Â Â Â Â Â if (word_count > 0) {
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â val = nwl_dsi_read(dsi, NWL_DSI_RX_PAYLOAD);
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â switch (word_count) {
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â case 3:
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â payload[2] = (val >> 16) & 0xff;
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â ++xfer->rx_len;
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â /* Fall through */
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â case 2:
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â payload[1] = (val >> 8) & 0xff;
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â ++xfer->rx_len;
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â /* Fall through */
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â case 1:
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â payload[0] = (val >> 0) & 0xff;
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â ++xfer->rx_len;
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â break;
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â }
> +Â Â Â Â Â Â Â }
> +
> +Â Â Â Â Â Â Â xfer->status = xfer->rx_len;
> +Â Â Â Â Â Â Â err = nwl_dsi_clear_error(dsi);
> +Â Â Â Â Â Â Â if (err)
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â xfer->status = err;
> +
> +Â Â Â Â Â Â Â return true;
> +}
> +
> +static void nwl_dsi_finish_transmission(struct nwl_dsi *dsi, u32
> status)
> +{
> +Â Â Â Â Â Â Â struct nwl_dsi_transfer *xfer = dsi->xfer;
> +Â Â Â Â Â Â Â bool end_packet = false;
> +
> +Â Â Â Â Â Â Â if (!xfer)
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â return;
> +
> +Â Â Â Â Â Â Â if (xfer->direction == DSI_PACKET_SEND &&
> +Â Â Â Â Â Â Â Â Â Â Â status & NWL_DSI_TX_PKT_DONE) {
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â xfer->status = xfer->tx_len;
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â end_packet = true;
> +Â Â Â Â Â Â Â } else if (status & NWL_DSI_DPHY_DIRECTION &&
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â ((status & (NWL_DSI_RX_PKT_HDR_RCVD |
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â NWL_DSI_RX_PKT_PAYLOAD_DATA_RCVD)))) {
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â end_packet = nwl_dsi_read_packet(dsi, status);
> +Â Â Â Â Â Â Â }
> +
> +Â Â Â Â Â Â Â if (end_packet)
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â complete(&xfer->completed);
> +}
> +
> +static void nwl_dsi_begin_transmission(struct nwl_dsi *dsi)
> +{
> +Â Â Â Â Â Â Â struct nwl_dsi_transfer *xfer = dsi->xfer;
> +Â Â Â Â Â Â Â struct mipi_dsi_packet *pkt = &xfer->packet;
> +Â Â Â Â Â Â Â const u8 *payload;
> +Â Â Â Â Â Â Â size_t length;
> +Â Â Â Â Â Â Â u16 word_count;
> +Â Â Â Â Â Â Â u8 hs_mode;
> +Â Â Â Â Â Â Â u32 val;
> +Â Â Â Â Â Â Â u32 hs_workaround = 0;
> +
> +Â Â Â Â Â Â Â /* Send the payload, if any */
> +Â Â Â Â Â Â Â length = pkt->payload_length;
> +Â Â Â Â Â Â Â payload = pkt->payload;
> +
> +Â Â Â Â Â Â Â while (length >= 4) {
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â val = *(u32 *)payload;
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â hs_workaround |= !(val & 0xFFFF00);
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â nwl_dsi_write(dsi, NWL_DSI_TX_PAYLOAD, val);
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â payload += 4;
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â length -= 4;
> +Â Â Â Â Â Â Â }
> +Â Â Â Â Â Â Â /* Send the rest of the payload */
> +Â Â Â Â Â Â Â val = 0;
> +Â Â Â Â Â Â Â switch (length) {
> +Â Â Â Â Â Â Â case 3:
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â val |= payload[2] << 16;
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â /* Fall through */
> +Â Â Â Â Â Â Â case 2:
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â val |= payload[1] << 8;
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â hs_workaround |= !(val & 0xFFFF00);
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â /* Fall through */
> +Â Â Â Â Â Â Â case 1:
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â val |= payload[0];
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â nwl_dsi_write(dsi, NWL_DSI_TX_PAYLOAD, val);
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â break;
> +Â Â Â Â Â Â Â }
> +Â Â Â Â Â Â Â xfer->tx_len = pkt->payload_length;
> +
> +Â Â Â Â Â Â Â /*
> +Â Â Â Â Â Â Â Â * Send the header
> +Â Â Â Â Â Â Â Â * header[0] = Virtual Channel + Data Type
> +Â Â Â Â Â Â Â Â * header[1] = Word Count LSB (LP) or first param (SP)
> +Â Â Â Â Â Â Â Â * header[2] = Word Count MSB (LP) or second param (SP)
> +Â Â Â Â Â Â Â Â */
> +Â Â Â Â Â Â Â word_count = pkt->header[1] | (pkt->header[2] << 8);
> +Â Â Â Â Â Â Â if (hs_workaround && (dsi->quirks & E11418_HS_MODE_QUIRK)) {
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â DRM_DEV_DEBUG_DRIVER(dsi->dev,
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â "Using hs mode workaround for
> cmd 0x%x\n",
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â xfer->cmd);
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â hs_mode = 1;
> +Â Â Â Â Â Â Â } else {
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â hs_mode = (xfer->msg->flags & MIPI_DSI_MSG_USE_LPM) ?
> 0 : 1;
> +Â Â Â Â Â Â Â }
> +Â Â Â Â Â Â Â val = NWL_DSI_WC(word_count) | NWL_DSI_TX_VC(xfer->msg-
> >channel) |
> +Â Â Â Â Â Â Â Â Â Â Â Â Â NWL_DSI_TX_DT(xfer->msg->type) |
> NWL_DSI_HS_SEL(hs_mode) |
> +Â Â Â Â Â Â Â Â Â Â Â Â Â NWL_DSI_BTA_TX(xfer->need_bta);
> +Â Â Â Â Â Â Â nwl_dsi_write(dsi, NWL_DSI_PKT_CONTROL, val);
> +
> +Â Â Â Â Â Â Â /* Send packet command */
> +Â Â Â Â Â Â Â nwl_dsi_write(dsi, NWL_DSI_SEND_PACKET, 0x1);
> +}
> +
> +static ssize_t nwl_dsi_host_transfer(struct mipi_dsi_host *dsi_host,
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â const struct mipi_dsi_msg *msg)
> +{
> +Â Â Â Â Â Â Â struct nwl_dsi *dsi = container_of(dsi_host, struct nwl_dsi,
> dsi_host);
> +Â Â Â Â Â Â Â struct nwl_dsi_transfer xfer;
> +Â Â Â Â Â Â Â ssize_t ret = 0;
> +
> +Â Â Â Â Â Â Â /* Create packet to be sent */
> +Â Â Â Â Â Â Â dsi->xfer = &xfer;
> +Â Â Â Â Â Â Â ret = mipi_dsi_create_packet(&xfer.packet, msg);
> +Â Â Â Â Â Â Â if (ret < 0) {
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â dsi->xfer = NULL;
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â return ret;
> +Â Â Â Â Â Â Â }
> +
> +Â Â Â Â Â Â Â if ((msg->type & MIPI_DSI_GENERIC_READ_REQUEST_0_PARAM ||
> +Â Â Â Â Â Â Â Â Â Â Â Â msg->type & MIPI_DSI_GENERIC_READ_REQUEST_1_PARAM ||
> +Â Â Â Â Â Â Â Â Â Â Â Â msg->type & MIPI_DSI_GENERIC_READ_REQUEST_2_PARAM ||
> +Â Â Â Â Â Â Â Â Â Â Â Â msg->type & MIPI_DSI_DCS_READ) &&
> +Â Â Â Â Â Â Â Â Â Â Â msg->rx_len > 0 && msg->rx_buf != NULL)
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â xfer.direction = DSI_PACKET_RECEIVE;
> +Â Â Â Â Â Â Â else
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â xfer.direction = DSI_PACKET_SEND;
> +
> +Â Â Â Â Â Â Â xfer.need_bta = (xfer.direction == DSI_PACKET_RECEIVE);
> +Â Â Â Â Â Â Â xfer.need_bta |= (msg->flags & MIPI_DSI_MSG_REQ_ACK) ? 1 : 0;
> +Â Â Â Â Â Â Â xfer.msg = msg;
> +Â Â Â Â Â Â Â xfer.status = -ETIMEDOUT;
> +Â Â Â Â Â Â Â xfer.rx_word_count = 0;
> +Â Â Â Â Â Â Â xfer.rx_len = 0;
> +Â Â Â Â Â Â Â xfer.cmd = 0x00;
> +Â Â Â Â Â Â Â if (msg->tx_len > 0)
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â xfer.cmd = ((u8 *)(msg->tx_buf))[0];
> +Â Â Â Â Â Â Â init_completion(&xfer.completed);
> +
> +Â Â Â Â Â Â Â ret = clk_prepare_enable(dsi->rx_esc_clk);
> +Â Â Â Â Â Â Â if (ret < 0) {
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â DRM_DEV_ERROR(dsi->dev, "Failed to enable rx_esc clk:
> %zd\n",
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â ret);
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â return ret;
> +Â Â Â Â Â Â Â }
> +Â Â Â Â Â Â Â DRM_DEV_DEBUG_DRIVER(dsi->dev, "Enabled rx_esc clk @%lu
> Hz\n",
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â clk_get_rate(dsi->rx_esc_clk));
> +
> +Â Â Â Â Â Â Â /* Initiate the DSI packet transmision */
> +Â Â Â Â Â Â Â nwl_dsi_begin_transmission(dsi);
> +
> +Â Â Â Â Â Â Â if (!wait_for_completion_timeout(&xfer.completed,
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â NWL_DSI_MIPI_FIFO_TIMEOUT))
> {
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â DRM_DEV_ERROR(dsi_host->dev, "[%02X] DSI transfer
> timed out\n",
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â xfer.cmd);
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â ret = -ETIMEDOUT;
> +Â Â Â Â Â Â Â } else {
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â ret = xfer.status;
> +Â Â Â Â Â Â Â }
> +
> +Â Â Â Â Â Â Â clk_disable_unprepare(dsi->rx_esc_clk);
> +
> +Â Â Â Â Â Â Â return ret;
> +}
> +
> +static const struct mipi_dsi_host_ops nwl_dsi_host_ops = {
> +Â Â Â Â Â Â Â .attach = nwl_dsi_host_attach,
> +Â Â Â Â Â Â Â .detach = nwl_dsi_host_detach,
> +Â Â Â Â Â Â Â .transfer = nwl_dsi_host_transfer,
> +};
> +
> +static irqreturn_t nwl_dsi_irq_handler(int irq, void *data)
> +{
> +Â Â Â Â Â Â Â u32 irq_status;
> +Â Â Â Â Â Â Â struct nwl_dsi *dsi = data;
> +
> +Â Â Â Â Â Â Â irq_status = nwl_dsi_read(dsi, NWL_DSI_IRQ_STATUS);
> +
> +Â Â Â Â Â Â Â if (irq_status & NWL_DSI_TX_FIFO_OVFLW)
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â DRM_DEV_ERROR_RATELIMITED(dsi->dev, "tx fifo
> overflow\n");
> +
> +Â Â Â Â Â Â Â if (irq_status & NWL_DSI_HS_TX_TIMEOUT)
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â DRM_DEV_ERROR_RATELIMITED(dsi->dev, "HS tx
> timeout\n");
> +
> +Â Â Â Â Â Â Â if (irq_status & NWL_DSI_TX_PKT_DONE ||
> +Â Â Â Â Â Â Â Â Â Â Â irq_status & NWL_DSI_RX_PKT_HDR_RCVD ||
> +Â Â Â Â Â Â Â Â Â Â Â irq_status & NWL_DSI_RX_PKT_PAYLOAD_DATA_RCVD)
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â nwl_dsi_finish_transmission(dsi, irq_status);
> +
> +Â Â Â Â Â Â Â return IRQ_HANDLED;
> +}
> +
> +static int nwl_dsi_enable(struct nwl_dsi *dsi)
> +{
> +Â Â Â Â Â Â Â struct device *dev = dsi->dev;
> +Â Â Â Â Â Â Â union phy_configure_opts *phy_cfg = &dsi->phy_cfg;
> +Â Â Â Â Â Â Â int ret;
> +
> +Â Â Â Â Â Â Â if (!dsi->lanes) {
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â DRM_DEV_ERROR(dev, "Need DSI lanes: %d\n", dsi-
> >lanes);
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â return -EINVAL;
> +Â Â Â Â Â Â Â }
> +
> +Â Â Â Â Â Â Â ret = phy_init(dsi->phy);
> +Â Â Â Â Â Â Â if (ret < 0) {
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â DRM_DEV_ERROR(dev, "Failed to init DSI phy: %d\n",
> ret);
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â return ret;
> +Â Â Â Â Â Â Â }
> +
> +Â Â Â Â Â Â Â ret = phy_configure(dsi->phy, phy_cfg);
> +Â Â Â Â Â Â Â if (ret < 0) {
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â DRM_DEV_ERROR(dev, "Failed to configure DSI phy:
> %d\n", ret);
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â goto uninit_phy;
> +Â Â Â Â Â Â Â }
> +
> +Â Â Â Â Â Â Â ret = clk_prepare_enable(dsi->tx_esc_clk);
> +Â Â Â Â Â Â Â if (ret < 0) {
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â DRM_DEV_ERROR(dsi->dev, "Failed to enable tx_esc clk:
> %d\n",
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â ret);
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â goto uninit_phy;
> +Â Â Â Â Â Â Â }
> +Â Â Â Â Â Â Â DRM_DEV_DEBUG_DRIVER(dsi->dev, "Enabled tx_esc clk @%lu
> Hz\n",
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â clk_get_rate(dsi->tx_esc_clk));
> +
> +Â Â Â Â Â Â Â ret = nwl_dsi_config_host(dsi);
> +Â Â Â Â Â Â Â if (ret < 0) {
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â DRM_DEV_ERROR(dev, "Failed to set up DSI: %d", ret);
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â goto disable_clock;
> +Â Â Â Â Â Â Â }
> +
> +Â Â Â Â Â Â Â ret = nwl_dsi_config_dpi(dsi);
> +Â Â Â Â Â Â Â if (ret < 0) {
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â DRM_DEV_ERROR(dev, "Failed to set up DPI: %d", ret);
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â goto disable_clock;
> +Â Â Â Â Â Â Â }
> +
> +Â Â Â Â Â Â Â ret = phy_power_on(dsi->phy);
> +Â Â Â Â Â Â Â if (ret < 0) {
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â DRM_DEV_ERROR(dev, "Failed to power on DPHY (%d)\n",
> ret);
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â goto disable_clock;
> +Â Â Â Â Â Â Â }
> +
> +Â Â Â Â Â Â Â ret = nwl_dsi_init_interrupts(dsi);
> +Â Â Â Â Â Â Â if (ret < 0)
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â goto power_off_phy;
> +
> +Â Â Â Â Â Â Â return ret;
> +
> +power_off_phy:
> +Â Â Â Â Â Â Â phy_power_off(dsi->phy);
> +disable_clock:
> +Â Â Â Â Â Â Â clk_disable_unprepare(dsi->tx_esc_clk);
> +uninit_phy:
> +Â Â Â Â Â Â Â phy_exit(dsi->phy);
> +
> +Â Â Â Â Â Â Â return ret;
> +}
> +
> +static int nwl_dsi_disable(struct nwl_dsi *dsi)
> +{
> +Â Â Â Â Â Â Â struct device *dev = dsi->dev;
> +
> +Â Â Â Â Â Â Â DRM_DEV_DEBUG_DRIVER(dev, "Disabling clocks and phy\n");
> +
> +Â Â Â Â Â Â Â phy_power_off(dsi->phy);
> +Â Â Â Â Â Â Â phy_exit(dsi->phy);
> +
> +Â Â Â Â Â Â Â /* Disabling the clock before the phy breaks enabling dsi
> again */
> +Â Â Â Â Â Â Â clk_disable_unprepare(dsi->tx_esc_clk);
> +
> +Â Â Â Â Â Â Â return 0;
> +}
> +
> +static int nwl_dsi_set_platform_clocks(struct nwl_dsi *dsi, bool
> enable)
> +{
> +Â Â Â Â Â Â Â struct device *dev = dsi->dev;
> +Â Â Â Â Â Â Â const char *id;
> +Â Â Â Â Â Â Â struct clk *clk;
> +Â Â Â Â Â Â Â size_t i;
> +Â Â Â Â Â Â Â unsigned long rate;
> +Â Â Â Â Â Â Â int ret, result = 0;
> +
> +Â Â Â Â Â Â Â DRM_DEV_DEBUG_DRIVER(dev, "%s platform clocks\n",
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â enable ? "enabling" : "disabling");
> +Â Â Â Â Â Â Â for (i = 0; i < ARRAY_SIZE(dsi->pdata->clk_config); i++) {
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â if (!dsi->clk_config[i].present)
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â continue;
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â id = dsi->clk_config[i].id;
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â clk = dsi->clk_config[i].clk;
> +
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â if (enable) {
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â ret = clk_prepare_enable(clk);
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â if (ret < 0) {
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â DRM_DEV_ERROR(dev,
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â "Failed to enable %s
> clk: %d\n",
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â id, ret);
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â result = result ?: ret;
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â }
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â rate = clk_get_rate(clk);
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â DRM_DEV_DEBUG_DRIVER(dev, "Enabled %s clk
> @%lu Hz\n",
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â id, rate);
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â } else {
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â clk_disable_unprepare(clk);
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â DRM_DEV_DEBUG_DRIVER(dev, "Disabled %s
> clk\n", id);
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â }
> +Â Â Â Â Â Â Â }
> +
> +Â Â Â Â Â Â Â return result;
> +}
> +
> +static int nwl_dsi_plat_enable(struct nwl_dsi *dsi)
> +{
> +Â Â Â Â Â Â Â struct device *dev = dsi->dev;
> +Â Â Â Â Â Â Â int ret;
> +
> +Â Â Â Â Â Â Â if (dsi->pdata->select_input) {
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â ret = dsi->pdata->select_input(dsi);
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â if (ret < 0)
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â return ret;
> +Â Â Â Â Â Â Â }
Since the select_input always reads the dtb (and at runtime this node
never changes anyway) I think it's best to use the select_input at
probe since it is only needed once and also drop the deselect_input.
> +
> +Â Â Â Â Â Â Â ret = nwl_dsi_set_platform_clocks(dsi, true);
> +Â Â Â Â Â Â Â if (ret < 0)
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â return ret;
> +
> +Â Â Â Â Â Â Â ret = dsi->pdata->poweron(dsi);
> +Â Â Â Â Â Â Â if (ret < 0)
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â DRM_DEV_ERROR(dev, "Failed to power on DSI: %d\n",
> ret);
> +Â Â Â Â Â Â Â return ret;
> +}
> +
> +static void nwl_dsi_plat_disable(struct nwl_dsi *dsi)
> +{
> +Â Â Â Â Â Â Â dsi->pdata->poweroff(dsi);
> +Â Â Â Â Â Â Â nwl_dsi_set_platform_clocks(dsi, false);
> +Â Â Â Â Â Â Â if (dsi->pdata->deselect_input)
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â dsi->pdata->deselect_input(dsi);
> +}
> +
> +static void nwl_dsi_bridge_disable(struct drm_bridge *bridge)
> +{
> +Â Â Â Â Â Â Â struct nwl_dsi *dsi = bridge_to_dsi(bridge);
> +
> +Â Â Â Â Â Â Â nwl_dsi_disable(dsi);
> +Â Â Â Â Â Â Â nwl_dsi_plat_disable(dsi);
> +Â Â Â Â Â Â Â pm_runtime_put(dsi->dev);
> +}
> +
> +static int nwl_dsi_get_dphy_params(struct nwl_dsi *dsi,
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â const struct drm_display_mode
> *mode,
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â union phy_configure_opts
> *phy_opts)
> +{
> +Â Â Â Â Â Â Â unsigned long rate;
> +Â Â Â Â Â Â Â int ret;
> +
> +Â Â Â Â Â Â Â if (dsi->lanes < 1 || dsi->lanes > 4)
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â return -EINVAL;
> +
> +Â Â Â Â Â Â Â /*
> +Â Â Â Â Â Â Â Â * So far the DPHY spec minimal timings work for both mixel
> +Â Â Â Â Â Â Â Â * dphy and nwl dsi host
> +Â Â Â Â Â Â Â Â */
> +Â Â Â Â Â Â Â ret = phy_mipi_dphy_get_default_config(
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â mode->crtc_clock * 1000,
Why are you using crtc_clock here? I this this should be used only by
the CRTC component. I'd suggest to use mode->clock here, since it is
about the output clock of the DSI, not the input clock on the DPI
interface, that is coming from CRTC.
Â
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â mipi_dsi_pixel_format_to_bpp(dsi->format), dsi-
> >lanes,
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â &phy_opts->mipi_dphy);
> +Â Â Â Â Â Â Â if (ret < 0)
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â return ret;
> +
> +Â Â Â Â Â Â Â rate = clk_get_rate(dsi->tx_esc_clk);
> +Â Â Â Â Â Â Â DRM_DEV_DEBUG_DRIVER(dsi->dev, "LP clk is @%lu Hz\n", rate);
> +Â Â Â Â Â Â Â phy_opts->mipi_dphy.lp_clk_rate = rate;
> +
> +Â Â Â Â Â Â Â return 0;
> +}
> +
> +static bool nwl_dsi_bridge_mode_fixup(struct drm_bridge *bridge,
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â const struct drm_display_mode
> *mode,
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â struct drm_display_mode
> *adjusted_mode)
> +{
> +Â Â Â Â Â Â Â /* At least LCDIF + NWL needs active high sync */
> +Â Â Â Â Â Â Â adjusted_mode->flags |= (DRM_MODE_FLAG_PHSYNC |
> DRM_MODE_FLAG_PVSYNC);
> +Â Â Â Â Â Â Â adjusted_mode->flags &= ~(DRM_MODE_FLAG_NHSYNC |
> DRM_MODE_FLAG_NVSYNC);
> +
> +Â Â Â Â Â Â Â return true;
> +}
> +
> +static enum drm_mode_status
> +nwl_dsi_bridge_mode_valid(struct drm_bridge *bridge,
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â const struct drm_display_mode *mode)
> +{
> +Â Â Â Â Â Â Â struct nwl_dsi *dsi = bridge_to_dsi(bridge);
> +Â Â Â Â Â Â Â int bpp = mipi_dsi_pixel_format_to_bpp(dsi->format);
> +
> +Â Â Â Â Â Â Â if (mode->clock * bpp > 15000000 * dsi->lanes)
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â return MODE_CLOCK_HIGH;
> +
> +Â Â Â Â Â Â Â if (mode->clock * bpp < 80000 * dsi->lanes)
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â return MODE_CLOCK_LOW;
> +
> +Â Â Â Â Â Â Â return MODE_OK;
> +}
> +
> +static void
> +nwl_dsi_bridge_mode_set(struct drm_bridge *bridge,
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â const struct drm_display_mode *mode,
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â const struct drm_display_mode *adjusted_mode)
> +{
> +Â Â Â Â Â Â Â struct nwl_dsi *dsi = bridge_to_dsi(bridge);
> +Â Â Â Â Â Â Â struct device *dev = dsi->dev;
> +Â Â Â Â Â Â Â union phy_configure_opts new_cfg;
> +Â Â Â Â Â Â Â unsigned long phy_ref_rate;
> +Â Â Â Â Â Â Â int ret;
> +
> +Â Â Â Â Â Â Â ret = nwl_dsi_get_dphy_params(dsi, adjusted_mode, &new_cfg);
> +Â Â Â Â Â Â Â if (ret < 0)
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â return;
> +
> +Â Â Â Â Â Â Â /*
> +Â Â Â Â Â Â Â Â * If hs clock is unchanged, we're all good - all parameters
> are
> +Â Â Â Â Â Â Â Â * derived from it atm.
> +Â Â Â Â Â Â Â Â */
> +Â Â Â Â Â Â Â if (new_cfg.mipi_dphy.hs_clk_rate == dsi-
> >phy_cfg.mipi_dphy.hs_clk_rate)
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â return;
> +
> +Â Â Â Â Â Â Â phy_ref_rate = clk_get_rate(dsi->phy_ref_clk);
> +Â Â Â Â Â Â Â DRM_DEV_DEBUG_DRIVER(dev, "PHY at ref rate: %lu\n",
> phy_ref_rate);
> +Â Â Â Â Â Â Â /* Save the new desired phy config */
> +Â Â Â Â Â Â Â memcpy(&dsi->phy_cfg, &new_cfg, sizeof(new_cfg));
> +
> +Â Â Â Â Â Â Â memcpy(&dsi->mode, adjusted_mode, sizeof(dsi->mode));
> +Â Â Â Â Â Â Â drm_mode_debug_printmodeline(adjusted_mode);
> +}
> +
> +static void nwl_dsi_bridge_pre_enable(struct drm_bridge *bridge)
> +{
> +Â Â Â Â Â Â Â struct nwl_dsi *dsi = bridge_to_dsi(bridge);
> +
> +Â Â Â Â Â Â Â pm_runtime_get_sync(dsi->dev);
> +Â Â Â Â Â Â Â nwl_dsi_plat_enable(dsi);
> +Â Â Â Â Â Â Â nwl_dsi_enable(dsi);
> +}
> +
> +static int nwl_dsi_bridge_attach(struct drm_bridge *bridge)
> +{
> +Â Â Â Â Â Â Â struct nwl_dsi *dsi = bridge_to_dsi(bridge);
> +
> +Â Â Â Â Â Â Â return drm_bridge_attach(bridge->encoder, dsi->panel_bridge,
> bridge);
> +}
> +
> +static const struct drm_bridge_funcs nwl_dsi_bridge_funcs = {
> +Â Â Â Â Â Â Â .pre_enable = nwl_dsi_bridge_pre_enable,
> +       .disable    = nwl_dsi_bridge_disable,
> +Â Â Â Â Â Â Â .mode_fixup = nwl_dsi_bridge_mode_fixup,
> +       .mode_set   = nwl_dsi_bridge_mode_set,
> +Â Â Â Â Â Â Â .mode_valid = nwl_dsi_bridge_mode_valid,
> +       .attach     = nwl_dsi_bridge_attach,
> +};
> +
> +static int nwl_dsi_parse_dt(struct nwl_dsi *dsi)
> +{
> +Â Â Â Â Â Â Â struct platform_device *pdev = to_platform_device(dsi->dev);
> +Â Â Â Â Â Â Â struct clk *clk;
> +Â Â Â Â Â Â Â const char *clk_id;
> +Â Â Â Â Â Â Â void __iomem *base;
> +Â Â Â Â Â Â Â int i, ret;
> +
> +Â Â Â Â Â Â Â dsi->phy = devm_phy_get(dsi->dev, "dphy");
> +Â Â Â Â Â Â Â if (IS_ERR(dsi->phy)) {
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â ret = PTR_ERR(dsi->phy);
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â if (ret != -EPROBE_DEFER)
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â DRM_DEV_ERROR(dsi->dev, "Could not get PHY:
> %d\n", ret);
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â return ret;
> +Â Â Â Â Â Â Â }
> +
> +Â Â Â Â Â Â Â /* Platform dependent clocks */
> +Â Â Â Â Â Â Â memcpy(dsi->clk_config, dsi->pdata->clk_config,
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â sizeof(dsi->pdata->clk_config));
> +
> +Â Â Â Â Â Â Â for (i = 0; i < ARRAY_SIZE(dsi->pdata->clk_config); i++) {
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â if (!dsi->clk_config[i].present)
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â continue;
> +
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â clk_id = dsi->clk_config[i].id;
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â clk = devm_clk_get(dsi->dev, clk_id);
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â if (IS_ERR(clk)) {
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â ret = PTR_ERR(clk);
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â DRM_DEV_ERROR(dsi->dev, "Failed to get %s
> clock: %d\n",
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â clk_id, ret);
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â return ret;
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â }
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â DRM_DEV_DEBUG_DRIVER(dsi->dev, "Setup clk %s (rate:
> %lu)\n",
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â clk_id, clk_get_rate(clk));
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â dsi->clk_config[i].clk = clk;
> +Â Â Â Â Â Â Â }
> +
> +Â Â Â Â Â Â Â /* DSI clocks */
> +Â Â Â Â Â Â Â clk = devm_clk_get(dsi->dev, "phy_ref");
> +Â Â Â Â Â Â Â if (IS_ERR(clk)) {
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â ret = PTR_ERR(clk);
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â DRM_DEV_ERROR(dsi->dev, "Failed to get phy_ref clock:
> %d\n",
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â ret);
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â return ret;
> +Â Â Â Â Â Â Â }
> +Â Â Â Â Â Â Â dsi->phy_ref_clk = clk;
> +
> +Â Â Â Â Â Â Â clk = devm_clk_get(dsi->dev, "rx_esc");
> +Â Â Â Â Â Â Â if (IS_ERR(clk)) {
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â ret = PTR_ERR(clk);
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â DRM_DEV_ERROR(dsi->dev, "Failed to get rx_esc clock:
> %d\n",
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â ret);
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â return ret;
> +Â Â Â Â Â Â Â }
> +Â Â Â Â Â Â Â dsi->rx_esc_clk = clk;
> +
> +Â Â Â Â Â Â Â clk = devm_clk_get(dsi->dev, "tx_esc");
> +Â Â Â Â Â Â Â if (IS_ERR(clk)) {
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â ret = PTR_ERR(clk);
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â DRM_DEV_ERROR(dsi->dev, "Failed to get tx_esc clock:
> %d\n",
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â ret);
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â return ret;
> +Â Â Â Â Â Â Â }
> +Â Â Â Â Â Â Â dsi->tx_esc_clk = clk;
> +
> +Â Â Â Â Â Â Â dsi->mux = devm_mux_control_get(dsi->dev, NULL);
> +Â Â Â Â Â Â Â if (IS_ERR(dsi->mux)) {
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â ret = PTR_ERR(dsi->mux);
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â if (ret != -EPROBE_DEFER)
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â DRM_DEV_ERROR(dsi->dev, "Failed to get mux:
> %d\n", ret);
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â return ret;
> +Â Â Â Â Â Â Â }
> +
> +Â Â Â Â Â Â Â base = devm_platform_ioremap_resource(pdev, 0);
> +Â Â Â Â Â Â Â if (IS_ERR(base))
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â return PTR_ERR(base);
> +
> +Â Â Â Â Â Â Â dsi->regmap =
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â devm_regmap_init_mmio(dsi->dev, base,
> &nwl_dsi_regmap_config);
> +Â Â Â Â Â Â Â if (IS_ERR(dsi->regmap)) {
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â ret = PTR_ERR(dsi->regmap);
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â DRM_DEV_ERROR(dsi->dev, "Failed to create NWL DSI
> regmap: %d\n",
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â ret);
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â return ret;
> +Â Â Â Â Â Â Â }
> +
> +Â Â Â Â Â Â Â dsi->irq = platform_get_irq(pdev, 0);
> +Â Â Â Â Â Â Â if (dsi->irq < 0) {
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â DRM_DEV_ERROR(dsi->dev, "Failed to get device IRQ:
> %d\n",
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â dsi->irq);
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â return dsi->irq;
> +Â Â Â Â Â Â Â }
> +
> +Â Â Â Â Â Â Â dsi->rstc = devm_reset_control_array_get(dsi->dev, false,
> true);
> +Â Â Â Â Â Â Â if (IS_ERR(dsi->rstc)) {
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â ret = PTR_ERR(dsi->rstc);
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â if (ret != -EPROBE_DEFER)
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â DRM_DEV_ERROR(dsi->dev, "Failed to get
> resets: %d\n",
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â ret);
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â return ret;
> +Â Â Â Â Â Â Â }
Since you dropped the reset quirk (which is a good idea, but it needs a
backup), I would like to tell you about our findings. So, as you know,
DSi can receive input from DCSS or LCDIF (this is done through a mux).
Now, the reset of the DSI block is not handled directly through the
System Reset Controller (as initially I though). The signals coming
from SRC are going into a reset_sync (Reset Synchronyzer block),
because the DSI block needs the reset signals to be synchronous de-
asserted.
Recently, we discovered the bug that was not allowing us to correctly
reset the DSI and also why that quirk was initially used.
Normally, the output pixel-clock that was coming from that mux should
be used as a clock for the reset_sync, but due to a design issue in the
core, the LCDIF pixel-clock was used to drive this reset_sync.
So, since HW bug here which can be managed in SW, what we did is to add
the LCDIF pixel-clock to this driver (in dts it can be added as an
external clock needed for reset_sync). I know it is a nasty external
depencency, but this is the part in SW that fixes the issue in HW.
Now: the LCDIF pixel-clock needs bo be on for the whole duration of the
DSI operation, This means that LCDIF should be enabled before de-
asserting the reset signals, then disabled after we are done with DSI
and assert the reset signals back.
Next, I want to detail you the sequence of the operations that needs to
be done, since while debugging this issue we received the correct
sequence from Northwest Logic representatives. This sequence is an
absolute requirement for a proper initialization and I will detail it
below:
1. De-assert 'pclk' reset (this is needed to have acces to the DSI
registers)
2. Configure DSI Host
3. Configure DHPY
4. Enable DPHY
5. De-assert 'esc' and 'byte' resets (these are needed for Host TX
operations)
6. Send DSI commands (if the DSI peripheral needs configuration)
7. De-assert 'dpi' reset (de-asserting this reset, will enable the DPI
to start fetching data from it's input and start streaming DSI data)
You will see that I left the 'dpi' reset at the end, so that the 'DSI
peripheral initialization' step will be clean. DSI lanes needs to be
clean during this phase and not be "poluted" by any pixel data that DPI
thinks it needs to stream. On my side, I tried to separate the above
steps by implementing steps 1-5 in bridge_pre_enable, hoping that the
step 6 will be automatically run in panel enable phase, and finally
have step 7 implemented in bridge_enable. Unfortunatelly, the order of
calls for enable is exactly the oposite way as for pre_enable, which
makes impossible to have the step 7 executed AFTER step 6.
In bridge_pre_enable, the pre_enable for the bridge chain is executed
first, then our pre_enable is executed.
In bridge_enable, our enable is executed first, then the enable for
brigde chain is executed. This means that step 7 will end up executed
before step 6, causing the 'DSI lane polution' I was talking above.
As of now, I didn't manage to find a way to fix this, but I will keep
investigating. If you have a good ideea for this it woule be great.
So, with all the above details, I think you will need to treat each
reset individually, instead of treating them as an array.
> +
> +Â Â Â Â Â Â Â return 0;
> +}
> +
> +static int imx8mq_dsi_select_input(struct nwl_dsi *dsi)
> +{
> +Â Â Â Â Â Â Â struct device_node *remote;
> +Â Â Â Â Â Â Â u32 use_dcss = 1;
> +Â Â Â Â Â Â Â int ret;
> +
> +Â Â Â Â Â Â Â remote = of_graph_get_remote_node(dsi->dev->of_node, 0,
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â NWL_DSI_ENDPOINT_LCDIF);
> +Â Â Â Â Â Â Â if (remote) {
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â use_dcss = 0;
> +Â Â Â Â Â Â Â } else {
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â remote = of_graph_get_remote_node(dsi->dev->of_node,
> 0,
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â NWL_DSI_ENDPOINT_DC
> SS);
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â if (!remote) {
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â DRM_DEV_ERROR(dsi->dev,
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â "No valid input endpoint
> found\n");
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â return -EINVAL;
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â }
> +Â Â Â Â Â Â Â }
> +
> +Â Â Â Â Â Â Â DRM_DEV_INFO(dsi->dev, "Using %s as input source\n",
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â (use_dcss) ? "DCSS" : "LCDIF");
> +Â Â Â Â Â Â Â ret = mux_control_try_select(dsi->mux, use_dcss);
> +Â Â Â Â Â Â Â if (ret < 0)
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â DRM_DEV_ERROR(dsi->dev, "Failed to select input:
> %d\n", ret);
> +
> +Â Â Â Â Â Â Â of_node_put(remote);
> +Â Â Â Â Â Â Â return ret;
> +}
> +
> +static int imx8mq_dsi_deselect_input(struct nwl_dsi *dsi)
> +{
> +Â Â Â Â Â Â Â int ret;
> +
> +Â Â Â Â Â Â Â ret = mux_control_deselect(dsi->mux);
> +Â Â Â Â Â Â Â if (ret < 0)
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â DRM_DEV_ERROR(dsi->dev, "Failed to deselect input:
> %d\n", ret);
> +
> +Â Â Â Â Â Â Â return ret;
> +}
> +
> +
> +static int imx8mq_dsi_poweron(struct nwl_dsi *dsi)
> +{
> +Â Â Â Â Â Â Â int ret = 0;
> +
> +Â Â Â Â Â Â Â /* otherwise the display stays blank */
> +Â Â Â Â Â Â Â usleep_range(200, 300);
If you implement the part with LCDIF clock detailed above, you can drop
this sleep. Also, poweron should be replaced by various reset callbacks
(ex: pclk_reset, mipi_reset, dpi_reset).
> +
> +Â Â Â Â Â Â Â if (dsi->rstc)
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â ret = reset_control_deassert(dsi->rstc);
> +
> +Â Â Â Â Â Â Â return ret;
> +}
> +
> +static int imx8mq_dsi_poweroff(struct nwl_dsi *dsi)
> +{
> +Â Â Â Â Â Â Â int ret = 0;
> +
> +Â Â Â Â Â Â Â if (dsi->rstc)
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â ret = reset_control_assert(dsi->rstc);
> +Â Â Â Â Â Â Â return ret;
> +}
> +
> +static const struct drm_bridge_timings nwl_dsi_timings = {
> +Â Â Â Â Â Â Â .input_bus_flags = DRM_BUS_FLAG_DE_LOW,
> +};
> +
> +static const struct nwl_dsi_platform_data imx8mq_dev = {
> +Â Â Â Â Â Â Â .poweron = &imx8mq_dsi_poweron,
> +Â Â Â Â Â Â Â .poweroff = &imx8mq_dsi_poweroff,
> +Â Â Â Â Â Â Â .select_input = &imx8mq_dsi_select_input,
> +Â Â Â Â Â Â Â .deselect_input = &imx8mq_dsi_deselect_input,
> +Â Â Â Â Â Â Â .clk_config = {
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â { .id = NWL_DSI_CLK_CORE, .present = true },
> +Â Â Â Â Â Â Â },
> +};
> +
> +static const struct of_device_id nwl_dsi_dt_ids[] = {
> +Â Â Â Â Â Â Â { .compatible = "fsl,imx8mq-nwl-dsi", .data = &imx8mq_dev, },
> +Â Â Â Â Â Â Â { /* sentinel */ }
> +};
> +MODULE_DEVICE_TABLE(of, nwl_dsi_dt_ids);
> +
> +static const struct soc_device_attribute nwl_dsi_quirks_match[] = {
> +Â Â Â Â Â Â Â { .soc_id = "i.MX8MQ", .revision = "2.0",
> +Â Â Â Â Â Â Â Â Â .data = (void *)E11418_HS_MODE_QUIRK },
> +Â Â Â Â Â Â Â { /* sentinel. */ },
> +};
> +
> +static int nwl_dsi_probe(struct platform_device *pdev)
> +{
> +Â Â Â Â Â Â Â struct device *dev = &pdev->dev;
> +Â Â Â Â Â Â Â const struct of_device_id *of_id =
> of_match_device(nwl_dsi_dt_ids, dev);
> +Â Â Â Â Â Â Â const struct nwl_dsi_platform_data *pdata = of_id->data;
> +Â Â Â Â Â Â Â const struct soc_device_attribute *attr;
> +Â Â Â Â Â Â Â struct nwl_dsi *dsi;
> +Â Â Â Â Â Â Â int ret;
> +
> +Â Â Â Â Â Â Â dsi = devm_kzalloc(dev, sizeof(*dsi), GFP_KERNEL);
> +Â Â Â Â Â Â Â if (!dsi)
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â return -ENOMEM;
> +
> +Â Â Â Â Â Â Â dsi->dev = dev;
> +Â Â Â Â Â Â Â dsi->pdata = pdata;
> +
> +Â Â Â Â Â Â Â ret = nwl_dsi_parse_dt(dsi);
> +Â Â Â Â Â Â Â if (ret)
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â return ret;
> +
> +Â Â Â Â Â Â Â ret = devm_request_irq(dev, dsi->irq, nwl_dsi_irq_handler, 0,
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â dev_name(dev), dsi);
> +Â Â Â Â Â Â Â if (ret < 0) {
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â DRM_DEV_ERROR(dev, "Failed to request IRQ %d: %d\n",
> dsi->irq,
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â ret);
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â return ret;
> +Â Â Â Â Â Â Â }
> +
> +Â Â Â Â Â Â Â dsi->dsi_host.ops = &nwl_dsi_host_ops;
> +Â Â Â Â Â Â Â dsi->dsi_host.dev = dev;
> +Â Â Â Â Â Â Â ret = mipi_dsi_host_register(&dsi->dsi_host);
> +Â Â Â Â Â Â Â if (ret) {
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â DRM_DEV_ERROR(dev, "Failed to register MIPI host:
> %d\n", ret);
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â return ret;
> +Â Â Â Â Â Â Â }
> +
> +Â Â Â Â Â Â Â attr = soc_device_match(nwl_dsi_quirks_match);
> +Â Â Â Â Â Â Â if (attr)
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â dsi->quirks = (uintptr_t)attr->data;
> +
> +Â Â Â Â Â Â Â dsi->bridge.driver_private = dsi;
> +Â Â Â Â Â Â Â dsi->bridge.funcs = &nwl_dsi_bridge_funcs;
> +Â Â Â Â Â Â Â dsi->bridge.of_node = dev->of_node;
> +Â Â Â Â Â Â Â dsi->bridge.timings = &nwl_dsi_timings;
> +
> +Â Â Â Â Â Â Â dev_set_drvdata(dev, dsi);
> +Â Â Â Â Â Â Â pm_runtime_enable(dev);
> +Â Â Â Â Â Â Â return 0;
> +}
> +
> +static int nwl_dsi_remove(struct platform_device *pdev)
> +{
> +Â Â Â Â Â Â Â struct nwl_dsi *dsi = platform_get_drvdata(pdev);
> +
> +Â Â Â Â Â Â Â mipi_dsi_host_unregister(&dsi->dsi_host);
> +Â Â Â Â Â Â Â pm_runtime_disable(&pdev->dev);
> +Â Â Â Â Â Â Â return 0;
> +}
> +
> +static struct platform_driver nwl_dsi_driver = {
> +       .probe          = nwl_dsi_probe,
> +       .remove         = nwl_dsi_remove,
> +       .driver         = {
> +Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â .of_match_table = nwl_dsi_dt_ids,
> +               .name   = DRV_NAME,
> +Â Â Â Â Â Â Â },
> +};
> +
> +module_platform_driver(nwl_dsi_driver);
> +
> +MODULE_AUTHOR("NXP Semiconductor");
> +MODULE_AUTHOR("Purism SPC");
> +MODULE_DESCRIPTION("Northwest Logic MIPI-DSI driver");
> +MODULE_LICENSE("GPL"); /* GPLv2 or later */
> diff --git a/drivers/gpu/drm/bridge/nwl-dsi.h
> b/drivers/gpu/drm/bridge/nwl-dsi.h
> new file mode 100644
> index 000000000000..a247a8a11c7c
> --- /dev/null
> +++ b/drivers/gpu/drm/bridge/nwl-dsi.h
> @@ -0,0 +1,144 @@
> +/* SPDX-License-Identifier: GPL-2.0+ */
> +/*
> + * NWL MIPI DSI host driver
> + *
> + * Copyright (C) 2017 NXP
> + * Copyright (C) 2019 Purism SPC
> + */
> +#ifndef __NWL_DSI_H__
> +#define __NWL_DSI_H__
> +
> +/* DSI HOST registers */
> +#define NWL_DSI_CFG_NUM_LANESÂ Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â 0x0
> +#define NWL_DSI_CFG_NONCONTINUOUS_CLKÂ Â Â Â Â Â Â Â Â Â 0x4
> +#define NWL_DSI_CFG_T_PREÂ Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â 0x8
> +#define NWL_DSI_CFG_T_POSTÂ Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â 0xc
> +#define NWL_DSI_CFG_TX_GAPÂ Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â 0x10
> +#define NWL_DSI_CFG_AUTOINSERT_EOTPÂ Â Â Â Â Â Â Â Â Â Â Â 0x14
> +#define NWL_DSI_CFG_EXTRA_CMDS_AFTER_EOTPÂ Â Â Â Â Â 0x18
> +#define NWL_DSI_CFG_HTX_TO_COUNTÂ Â Â Â Â Â Â Â Â Â Â Â Â Â Â 0x1c
> +#define NWL_DSI_CFG_LRX_H_TO_COUNTÂ Â Â Â Â Â Â Â Â Â Â Â Â 0x20
> +#define NWL_DSI_CFG_BTA_H_TO_COUNTÂ Â Â Â Â Â Â Â Â Â Â Â Â 0x24
> +#define NWL_DSI_CFG_TWAKEUPÂ Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â 0x28
> +#define NWL_DSI_CFG_STATUS_OUTÂ Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â 0x2c
> +#define NWL_DSI_RX_ERROR_STATUSÂ Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â 0x30
> +
> +/* DSI DPI registers */
> +#define NWL_DSI_PIXEL_PAYLOAD_SIZEÂ Â Â Â Â Â Â Â Â Â Â Â Â 0x200
> +#define NWL_DSI_PIXEL_FIFO_SEND_LEVELÂ Â Â Â Â Â Â Â Â Â 0x204
> +#define NWL_DSI_INTERFACE_COLOR_CODINGÂ Â Â Â Â Â Â Â Â 0x208
> +#define NWL_DSI_PIXEL_FORMATÂ Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â 0x20c
> +#define NWL_DSI_VSYNC_POLARITYÂ Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â 0x210
> +#define NWL_DSI_VSYNC_POLARITY_ACTIVE_LOWÂ Â Â Â Â Â 0
> +#define NWL_DSI_VSYNC_POLARITY_ACTIVE_HIGHÂ Â Â Â Â BIT(1)
> +
> +#define NWL_DSI_HSYNC_POLARITYÂ Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â 0x214
> +#define NWL_DSI_HSYNC_POLARITY_ACTIVE_LOWÂ Â Â Â Â Â 0
> +#define NWL_DSI_HSYNC_POLARITY_ACTIVE_HIGHÂ Â Â Â Â BIT(1)
> +
> +#define NWL_DSI_VIDEO_MODEÂ Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â 0x218
> +#define NWL_DSI_HFPÂ Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â 0x21c
> +#define NWL_DSI_HBPÂ Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â 0x220
> +#define NWL_DSI_HSAÂ Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â 0x224
> +#define NWL_DSI_ENABLE_MULT_PKTSÂ Â Â Â Â Â Â Â Â Â Â Â Â Â Â 0x228
> +#define NWL_DSI_VBPÂ Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â 0x22c
> +#define NWL_DSI_VFPÂ Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â 0x230
> +#define NWL_DSI_BLLP_MODEÂ Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â 0x234
> +#define NWL_DSI_USE_NULL_PKT_BLLPÂ Â Â Â Â Â Â Â Â Â Â Â Â Â 0x238
> +#define NWL_DSI_VACTIVEÂ Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â 0x23c
> +#define NWL_DSI_VCÂ Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â 0x240
> +
> +/* DSI APB PKT control */
> +#define NWL_DSI_TX_PAYLOADÂ Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â 0x280
> +#define NWL_DSI_PKT_CONTROLÂ Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â 0x284
> +#define NWL_DSI_SEND_PACKETÂ Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â 0x288
> +#define NWL_DSI_PKT_STATUSÂ Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â 0x28c
> +#define NWL_DSI_PKT_FIFO_WR_LEVELÂ Â Â Â Â Â Â Â Â Â Â Â Â Â 0x290
> +#define NWL_DSI_PKT_FIFO_RD_LEVELÂ Â Â Â Â Â Â Â Â Â Â Â Â Â 0x294
> +#define NWL_DSI_RX_PAYLOADÂ Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â 0x298
> +#define NWL_DSI_RX_PKT_HEADERÂ Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â 0x29c
> +
> +/* DSI IRQ handling */
> +#define NWL_DSI_IRQ_STATUSÂ Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â 0x2a0
> +#define NWL_DSI_SM_NOT_IDLEÂ Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â BIT(0)
> +#define NWL_DSI_TX_PKT_DONEÂ Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â BIT(1)
> +#define NWL_DSI_DPHY_DIRECTIONÂ Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â BIT(2)
> +#define NWL_DSI_TX_FIFO_OVFLWÂ Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â BIT(3)
> +#define NWL_DSI_TX_FIFO_UDFLWÂ Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â BIT(4)
> +#define NWL_DSI_RX_FIFO_OVFLWÂ Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â BIT(5)
> +#define NWL_DSI_RX_FIFO_UDFLWÂ Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â BIT(6)
> +#define NWL_DSI_RX_PKT_HDR_RCVDÂ Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â BIT(7)
> +#define NWL_DSI_RX_PKT_PAYLOAD_DATA_RCVDÂ Â Â Â Â Â Â BIT(8)
> +#define NWL_DSI_BTA_TIMEOUTÂ Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â BIT(29)
> +#define NWL_DSI_LP_RX_TIMEOUTÂ Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â BIT(30)
> +#define NWL_DSI_HS_TX_TIMEOUTÂ Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â BIT(31)
> +
> +#define NWL_DSI_IRQ_STATUS2Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â 0x2a4
> +#define NWL_DSI_SINGLE_BIT_ECC_ERRÂ Â Â Â Â Â Â Â Â Â Â Â Â BIT(0)
> +#define NWL_DSI_MULTI_BIT_ECC_ERRÂ Â Â Â Â Â Â Â Â Â Â Â Â Â BIT(1)
> +#define NWL_DSI_CRC_ERRÂ Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â BIT(2)
> +
> +#define NWL_DSI_IRQ_MASKÂ Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â 0x2a8
> +#define NWL_DSI_SM_NOT_IDLE_MASKÂ Â Â Â Â Â Â Â Â Â Â Â Â Â Â BIT(0)
> +#define NWL_DSI_TX_PKT_DONE_MASKÂ Â Â Â Â Â Â Â Â Â Â Â Â Â Â BIT(1)
> +#define NWL_DSI_DPHY_DIRECTION_MASKÂ Â Â Â Â Â Â Â Â Â Â Â BIT(2)
> +#define NWL_DSI_TX_FIFO_OVFLW_MASKÂ Â Â Â Â Â Â Â Â Â Â Â Â BIT(3)
> +#define NWL_DSI_TX_FIFO_UDFLW_MASKÂ Â Â Â Â Â Â Â Â Â Â Â Â BIT(4)
> +#define NWL_DSI_RX_FIFO_OVFLW_MASKÂ Â Â Â Â Â Â Â Â Â Â Â Â BIT(5)
> +#define NWL_DSI_RX_FIFO_UDFLW_MASKÂ Â Â Â Â Â Â Â Â Â Â Â Â BIT(6)
> +#define NWL_DSI_RX_PKT_HDR_RCVD_MASKÂ Â Â Â Â Â Â Â Â Â Â BIT(7)
> +#define NWL_DSI_RX_PKT_PAYLOAD_DATA_RCVD_MASKÂ Â BIT(8)
> +#define NWL_DSI_BTA_TIMEOUT_MASKÂ Â Â Â Â Â Â Â Â Â Â Â Â Â Â BIT(29)
> +#define NWL_DSI_LP_RX_TIMEOUT_MASKÂ Â Â Â Â Â Â Â Â Â Â Â Â BIT(30)
> +#define NWL_DSI_HS_TX_TIMEOUT_MASKÂ Â Â Â Â Â Â Â Â Â Â Â Â BIT(31)
> +
> +#define NWL_DSI_IRQ_MASK2Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â 0x2ac
> +#define NWL_DSI_SINGLE_BIT_ECC_ERR_MASKÂ Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â BIT(0)
> +#define NWL_DSI_MULTI_BIT_ECC_ERR_MASKÂ Â Â Â Â Â Â Â Â BIT(1)
> +#define NWL_DSI_CRC_ERR_MASKÂ Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â BIT(2)
> +
> +/*
> + * PKT_CONTROL format:
> + * [15: 0] - word count
> + * [17:16] - virtual channel
> + * [23:18] - data type
> + * [24]Â Â Â Â Â Â Â Â Â Â Â - LP or HS select (0 - LP, 1 - HS)
> + * [25]Â Â Â Â Â Â Â Â Â Â Â - perform BTA after packet is sent
> + * [26]Â Â Â Â Â Â Â Â Â Â Â - perform BTA only, no packet tx
> + */
> +#define NWL_DSI_WC(x)Â Â Â Â Â Â Â Â Â Â FIELD_PREP(GENMASK(15, 0), (x))
> +#define NWL_DSI_TX_VC(x)Â Â Â Â Â Â Â FIELD_PREP(GENMASK(17, 16), (x))
> +#define NWL_DSI_TX_DT(x)Â Â Â Â Â Â Â FIELD_PREP(GENMASK(23, 18), (x))
> +#define NWL_DSI_HS_SEL(x)Â Â Â Â Â Â FIELD_PREP(GENMASK(24, 24), (x))
> +#define NWL_DSI_BTA_TX(x)Â Â Â Â Â Â FIELD_PREP(GENMASK(25, 25), (x))
> +#define NWL_DSI_BTA_NO_TX(x)Â Â Â FIELD_PREP(GENMASK(26, 26), (x))
> +
> +/*
> + * RX_PKT_HEADER format:
> + * [15: 0] - word count
> + * [21:16] - data type
> + * [23:22] - virtual channel
> + */
> +#define NWL_DSI_RX_DT(x)Â Â Â Â Â Â Â FIELD_GET(GENMASK(21, 16), (x))
> +#define NWL_DSI_RX_VC(x)Â Â Â Â Â Â Â FIELD_GET(GENMASK(23, 22), (x))
> +
> +/* DSI Video mode */
> +#define NWL_DSI_VM_BURST_MODE_WITH_SYNC_PULSESÂ Â Â Â Â Â Â Â Â 0
> +#define NWL_DSI_VM_NON_BURST_MODE_WITH_SYNC_EVENTSÂ Â Â Â Â BIT(0)
> +#define NWL_DSI_VM_BURST_MODEÂ Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â Â BIT(1)
> +
> +/* * DPI color coding */
> +#define NWL_DSI_DPI_16_BIT_565_PACKEDÂ Â 0
> +#define NWL_DSI_DPI_16_BIT_565_ALIGNED 1
> +#define NWL_DSI_DPI_16_BIT_565_SHIFTED 2
> +#define NWL_DSI_DPI_18_BIT_PACKEDÂ Â Â Â Â Â 3
> +#define NWL_DSI_DPI_18_BIT_ALIGNEDÂ Â Â Â Â 4
> +#define NWL_DSI_DPI_24_BITÂ Â Â Â Â Â Â Â Â Â Â Â Â 5
> +
> +/* * DPI Pixel format */
> +#define NWL_DSI_PIXEL_FORMAT_16Â Â 0
> +#define NWL_DSI_PIXEL_FORMAT_18Â Â BIT(0)
> +#define NWL_DSI_PIXEL_FORMAT_18L BIT(1)
> +#define NWL_DSI_PIXEL_FORMAT_24Â Â (BIT(0) | BIT(1))
> +
> +#endif /* __NWL_DSI_H__ */
> --
> 2.23.0
>
>
I know it's a lot of information here and, since I already have that
implemented on my side, do you want me to send the next revision, or do
you want to implement it on your own?
Best regards,
Robert
More information about the dri-devel
mailing list