<html>
    <head>
      <base href="https://bugs.freedesktop.org/">
    </head>
    <body>
      <p>
        <div>
            <b><a class="bz_bug_link 
          bz_status_NEW "
   title="NEW - [ctg bat] igt@kms_flip@basic-flip-vs-wf_vblank"
   href="https://bugs.freedesktop.org/show_bug.cgi?id=98352#c2">Comment # 2</a>
              on <a class="bz_bug_link 
          bz_status_NEW "
   title="NEW - [ctg bat] igt@kms_flip@basic-flip-vs-wf_vblank"
   href="https://bugs.freedesktop.org/show_bug.cgi?id=98352">bug 98352</a>
              from <span class="vcard"><a class="email" href="mailto:ville.syrjala@linux.intel.com" title="Ville Syrjala <ville.syrjala@linux.intel.com>"> <span class="fn">Ville Syrjala</span></a>
</span></b>
        <pre>The problem on this machine seems to be that the clock is about .6% off,
whereas the test will accept a deviation up to .5%.

I also have a VLV machine with DSI that suffers from a similar problem. I think
for internal panels the best solution might be for the kernel to fix up the
reported clock for the fixed mode. Not sure what we'd do about the EDID though,
assuming the the panel has one and the difference in the clocks would be large
enough to be visible in the EDID timings. And of course not all modes coming
from the EDID even have actual detailed timing descriptors.</pre>
        </div>
      </p>


      <hr>
      <span>You are receiving this mail because:</span>

      <ul>
          <li>You are the assignee for the bug.</li>
      </ul>
    </body>
</html>