<div dir="ltr"><div class="gmail_quote"><div dir="ltr" class="gmail_attr">On Thu, Jan 5, 2023 at 1:40 PM Matthew Brost <<a href="mailto:matthew.brost@intel.com">matthew.brost@intel.com</a>> wrote:<br></div><blockquote class="gmail_quote" style="margin:0px 0px 0px 0.8ex;border-left:1px solid rgb(204,204,204);padding-left:1ex">On Mon, Jan 02, 2023 at 08:30:19AM +0100, Boris Brezillon wrote:<br>
> On Fri, 30 Dec 2022 12:55:08 +0100<br>
> Boris Brezillon <<a href="mailto:boris.brezillon@collabora.com" target="_blank">boris.brezillon@collabora.com</a>> wrote:<br>
> <br>
> > On Fri, 30 Dec 2022 11:20:42 +0100<br>
> > Boris Brezillon <<a href="mailto:boris.brezillon@collabora.com" target="_blank">boris.brezillon@collabora.com</a>> wrote:<br>
> > <br>
> > > Hello Matthew,<br>
> > > <br>
> > > On Thu, 22 Dec 2022 14:21:11 -0800<br>
> > > Matthew Brost <<a href="mailto:matthew.brost@intel.com" target="_blank">matthew.brost@intel.com</a>> wrote:<br>
> > >   <br>
> > > > In XE, the new Intel GPU driver, a choice has made to have a 1 to 1<br>
> > > > mapping between a drm_gpu_scheduler and drm_sched_entity. At first this<br>
> > > > seems a bit odd but let us explain the reasoning below.<br>
> > > > <br>
> > > > 1. In XE the submission order from multiple drm_sched_entity is not<br>
> > > > guaranteed to be the same completion even if targeting the same hardware<br>
> > > > engine. This is because in XE we have a firmware scheduler, the GuC,<br>
> > > > which allowed to reorder, timeslice, and preempt submissions. If a using<br>
> > > > shared drm_gpu_scheduler across multiple drm_sched_entity, the TDR falls<br>
> > > > apart as the TDR expects submission order == completion order. Using a<br>
> > > > dedicated drm_gpu_scheduler per drm_sched_entity solve this problem.    <br>
> > > <br>
> > > Oh, that's interesting. I've been trying to solve the same sort of<br>
> > > issues to support Arm's new Mali GPU which is relying on a FW-assisted<br>
> > > scheduling scheme (you give the FW N streams to execute, and it does<br>
> > > the scheduling between those N command streams, the kernel driver<br>
> > > does timeslice scheduling to update the command streams passed to the<br>
> > > FW). I must admit I gave up on using drm_sched at some point, mostly<br>
> > > because the integration with drm_sched was painful, but also because I<br>
> > > felt trying to bend drm_sched to make it interact with a<br>
> > > timeslice-oriented scheduling model wasn't really future proof. Giving<br>
> > > drm_sched_entity exlusive access to a drm_gpu_scheduler probably might<br>
> > > help for a few things (didn't think it through yet), but I feel it's<br>
> > > coming short on other aspects we have to deal with on Arm GPUs.  <br>
> > <br>
> > Ok, so I just had a quick look at the Xe driver and how it<br>
> > instantiates the drm_sched_entity and drm_gpu_scheduler, and I think I<br>
> > have a better understanding of how you get away with using drm_sched<br>
> > while still controlling how scheduling is really done. Here<br>
> > drm_gpu_scheduler is just a dummy abstract that let's you use the<br>
> > drm_sched job queuing/dep/tracking mechanism. The whole run-queue<br>
<br>
You nailed it here, we use the DRM scheduler for queuing jobs,<br>
dependency tracking and releasing jobs to be scheduled when dependencies<br>
are met, and lastly a tracking mechanism of inflights jobs that need to<br>
be cleaned up if an error occurs. It doesn't actually do any scheduling<br>
aside from the most basic level of not overflowing the submission ring<br>
buffer. In this sense, a 1 to 1 relationship between entity and<br>
scheduler fits quite well.<br></blockquote><div><br></div><div>Yeah, I think there's an annoying difference between what AMD/NVIDIA/Intel want here and what you need for Arm thanks to the number of FW queues available. I don't remember the exact number of GuC queues but it's at least 1k. This puts it in an entirely different class from what you have on Mali. Roughly, there's about three categories here:</div><div><br></div><div> 1. Hardware where the kernel is placing jobs on actual HW rings. This is old Mali, Intel Haswell and earlier, and probably a bunch of others.  (Intel BDW+ with execlists is a weird case that doesn't fit in this categorization.)<br></div><div><br></div><div> 2. Hardware (or firmware) with a very limited number of queues where you're going to have to juggle in the kernel in order to run desktop Linux.</div><div><br></div><div> 3. Firmware scheduling with a high queue count. In this case, you don't want the kernel scheduling anything. Just throw it at the firmware and let it go brrrrr.  If we ever run out of queues (unlikely), the kernel can temporarily pause some low-priority contexts and do some juggling or, frankly, just fail userspace queue creation and tell the user to close some windows.</div><div><br></div><div>The existence of this 2nd class is a bit annoying but it's where we are. I think it's worth recognizing that Xe and panfrost are in different places here and will require different designs. For Xe, we really are just using drm/scheduler as a front-end and the firmware does all the real scheduling.</div><div><br></div><div>How do we deal with class 2? That's an interesting question.  We may eventually want to break that off into a separate discussion and not litter the Xe thread but let's keep going here for a bit.  I think there are some pretty reasonable solutions but they're going to look a bit different.</div><div><br></div><div>The way I did this for Xe with execlists was to keep the 1:1:1 mapping between drm_gpu_scheduler, drm_sched_entity, and userspace xe_engine.  Instead of feeding a GuC ring, though, it would feed a fixed-size execlist ring and then there was a tiny kernel which operated entirely in IRQ handlers which juggled those execlists by smashing HW registers.  For Panfrost, I think we want something slightly different but can borrow some ideas here.  In particular, have the schedulers feed kernel-side SW queues (they can even be fixed-size if that helps) and then have a kthread which juggles those feeds the limited FW queues.  In the case where you have few enough active contexts to fit them all in FW, I do think it's best to have them all active in FW and let it schedule. But with only 31, you need to be able to juggle if you run out.<br></div><div><br></div><blockquote class="gmail_quote" style="margin:0px 0px 0px 0.8ex;border-left:1px solid rgb(204,204,204);padding-left:1ex">
FWIW this design was also ran by AMD quite a while ago (off the list)<br>
and we didn't get any serious push back. Things can change however...<br></blockquote><div><br></div><div>Yup, AMD and NVIDIA both want this, more-or-less.<br></div><div> </div><blockquote class="gmail_quote" style="margin:0px 0px 0px 0.8ex;border-left:1px solid rgb(204,204,204);padding-left:1ex">
> > selection is dumb because there's only one entity ever bound to the<br>
> > scheduler (the one that's part of the xe_guc_engine object which also<br>
> > contains the drm_gpu_scheduler instance). I guess the main issue we'd<br>
> > have on Arm is the fact that the stream doesn't necessarily get<br>
> > scheduled when ->run_job() is called, it can be placed in the runnable<br>
> > queue and be picked later by the kernel-side scheduler when a FW slot<br>
> > gets released. That can probably be sorted out by manually disabling the<br>
> > job timer and re-enabling it when the stream gets picked by the<br>
> > scheduler. But my main concern remains, we're basically abusing<br>
> > drm_sched here.<br>
> > <br>
<br>
That's a matter of opinion, yes we are using it slightly differently<br>
than anyone else but IMO the fact the DRM scheduler works for the Xe use<br>
case with barely any changes is a testament to its design.<br>
<br>
> > For the Arm driver, that means turning the following sequence<br>
> > <br>
> > 1. wait for job deps<br>
> > 2. queue job to ringbuf and push the stream to the runnable<br>
> >    queue (if it wasn't queued already). Wakeup the timeslice scheduler<br>
> >    to re-evaluate (if the stream is not on a FW slot already)<br>
> > 3. stream gets picked by the timeslice scheduler and sent to the FW for<br>
> >    execution<br>
> > <br>
> > into<br>
> > <br>
> > 1. queue job to entity which takes care of waiting for job deps for<br>
> >    us<br>
> > 2. schedule a drm_sched_main iteration<br>
> > 3. the only available entity is picked, and the first job from this<br>
> >    entity is dequeued. ->run_job() is called: the job is queued to the<br>
> >    ringbuf and the stream is pushed to the runnable queue (if it wasn't<br>
> >    queued already). Wakeup the timeslice scheduler to re-evaluate (if<br>
> >    the stream is not on a FW slot already)<br>
> > 4. stream gets picked by the timeslice scheduler and sent to the FW for<br>
> >    execution<br>
> ><br>
<br>
Yes, an extra step but you get to use all the nice DRM scheduler<br>
functions for dependency tracking. Also in our case we really want a<br>
single entry point in the backend (the work queue). Also see [1] which<br>
helped us seal a bunch of races we had in the i915 by using a single<br>
entry point. All these benefits are why we landed on the DRM scheduler<br>
and it has worked of rather nicely compared to the i915.<br>
<br>
[1] <a href="https://patchwork.freedesktop.org/patch/515857/?series=112189&rev=1" rel="noreferrer" target="_blank">https://patchwork.freedesktop.org/patch/515857/?series=112189&rev=1</a><br>
<br>
> > That's one extra step we don't really need. To sum-up, yes, all the<br>
> > job/entity tracking might be interesting to share/re-use, but I wonder<br>
> > if we couldn't have that without pulling out the scheduling part of<br>
> > drm_sched, or maybe I'm missing something, and there's something in<br>
> > drm_gpu_scheduler you really need.<br>
> <br>
> On second thought, that's probably an acceptable overhead (not even<br>
> sure the extra step I was mentioning exists in practice, because dep<br>
> fence signaled state is checked as part of the drm_sched_main<br>
> iteration, so that's basically replacing the worker I schedule to<br>
> check job deps), and I like the idea of being able to re-use drm_sched<br>
> dep-tracking without resorting to invasive changes to the existing<br>
> logic, so I'll probably give it a try.<br>
<br>
Let me know how this goes.<br>
<br>
Matt<br>
</blockquote></div></div>